졸업논문_VHDL을 이용한 디지털 시계구현
- 최초 등록일
- 2010.12.21
- 최종 저작일
- 2007.10
- 62페이지/
한컴오피스
- 가격 4,000원
![할인쿠폰받기](/images/v4/document/ico_det_coupon.gif)
소개글
졸업논문_VHDL을 이용한 디지털 시계구현
목차
I. 緖 論 ………………………………………………………………………… 1
II. VHDL 기초이론………………………………………………………………… 2
II-1. VHDL의 출현 …………………………………………………………… 2
II-2. 하드웨어 기술언어(HDL)……………………………………………… 2
III. 디지털시계의 설계…………………………………………………………… 5
III-1. 디지털시계의 구성 및 기본동작……………………………………… 5
III-1-1. 설계 목표 ……………………………………………………… 5
III-1-2. 디지털시계의 구성요소…………………………………………… 5
III-1-3. 디지털시계의 유닛 모듈………………………………………… 7
III-1-4. Digital Clock 입출력 단자의 정의…………………………… 8
III-2. 보드에서의 구현 ……………………………………………………… 9
III-2-1. ALTERA의 PLD개요…………………………………………… 9
III-2-2. FLEX10K의 특징………………………………………………… 9
III-2-3. 디지털시계를 위한 FLEX10K의 설정…………………………10
III-2-4. 7-segment의 표현…………………………………………………11
III-2-5. Simulation 파형분석………………………………………………12
III-2-6. 보드에 구현된 디지털시계………………………………………17
IV. 소스코드 분석…………………………………………………………… 19
IV-1. Time 모듈소스분석…………………………………………………… 19
IV-4. Dateset 모듈소스분석……………………………………………………25
IV-5. Encoder, Decoder 모듈소스분석………………………………………26
V. 結論 …………………………………………………………………………… 28
본문내용
VHDL을 이용한 디지털시계 설계
정보통신전자공학부 김 응 일
지도 교수 송 인 채
IC기술의 발달로 인해 더 많은 소자를 단일 칩에 직접화함에 따라, 디지털 시스템은 더욱 복잡해지고, 그에 비례하여 하드웨어 설계가 어려워지고 있다. 설계 환경의 기반이 되는 컴퓨터 기능의 향상과 더불어 표준 하드웨어 기술 언어인 VHDL과 Verilog HDL의 출현은 하드웨어 설계분야에서 새로운 장을 여는 획기적인 계기라고 할 수 있다.
본 논문에서는 중요성이 날로 높아지고 있는 VHDL (VHSIC hardware description language)언어에 대해 알아보고, 이를 기반으로 하여 Quartus를 사용하여 프로그램 후, Modelsim을 통한 시뮬레이션을 통해 프로그램을 검증하고, Altera FLEX 10K에 직접 구현해 보았다.
I. 緖 論
과거 80년대 까지만 해도 하드웨어의 설계는 주로 스키메틱 편집에 의존하였다. 설계자는 구현 기술(target technology) 라이브러리의 셀(cell)들로 구성된 네트리스트(netlist) 정보를 일일이 스키메틱(schematic) 에디터를 사용해서 그려주어야 했다. 이 작업은, 논리식을 수작업으로 유도해야 할 뿐 아니라 한번 설계된 도면을 다른 설계에서 재사용하기에는 비효율적인 방식이었다.
그러나 최근에는 하드웨어 기술 언어인 HDL(Hardware Description Language)의 등장과 더불어 컴퓨터 기술의 발달은 디지털 설계 환경에 많은 변화를 가져왔다. 표준 하드웨어 설계 언어인 VHDL의 등장은 설계기법 상에도 많은 변화를 초래하여 대형 시스템의 설계 시간을 단축할 수 있게 해주었다.
이하생략
참고 자료
없음