[전자회로실험](예비,결과보고서)실험13. 단일 BJT 증폭기의 주파수 특성
- 최초 등록일
- 2010.03.08
- 최종 저작일
- 2009.06
- 8페이지/ 한컴오피스
- 가격 1,000원
소개글
전자회로실험과목에서 실험13. 단일 BJT 증폭기의 주파수 특성의 예비와 결과레포트입니다.
전체적으로 시뮬과 실험결과(사진)을 첨부하였고 이론과 실험내용에 이만큼 자세한 자료가 없을것이라고 생각합니다. 후회안하실겁니다.
pspice도 깔끔하게 시뮬레이션을 돌려서 자료의 질이 높습니다.
목차
□ 실험목적
□ 기초이론
공통 컬렉터 증폭기 (Common Emmiteror Amplifier; CE 증폭기)
위상 특성
□ PSpice시뮬레이션
1. IC가 1㎃가 되도록 VBB를 변화시켰을 경우
2. 소신호 인가시 결과 파형
3. 주파수 모형
4. C = 1nF일때의 파형
5. Rs = 10K일때의 파형
1. 실험 내용 / 결과
본문내용
□ 실험목적
커패시터 결합 BJT 증폭기의 저주파 특성과 BJT 소자 자체의 기생검분에 의해 제한받는 고주파 특성을 실험 한다.
□ 기초이론
공통 컬렉터 증폭기 (Common Emmiteror Amplifier; CE 증폭기)
전류이득
(VCE = 일정)
β를 얻기위해서 Active mode 이어야 함.
베이스 전류
베이스 전류와 콜렉터 전류(제어범위는 트랜지스터의 β에 의존)는 동위상.
콜렉터 회로에서, 출력 신호 전압
RL은 콜렉터 부하 저항
만약, 베이스 신호 전류 ib가 정현파이고, 증폭기가 출력 신호 ic 전류의 찌그러짐이 없게 설계 되었다면 출력 신호 전압 vout는 정현파가 된다. 그림 7-1의 트랜지스터는 근본적으로 전류 증폭기임을 주목하여라. 따라서, 신호 전압 이득은 트랜지스터의 전류 이득과 회로 배열 및 파라미터에 의존한다.
위상 특성
입력 신호와 출력 신호 사이의 위상 관계를 수립하기 위해서, 교류 입력 신호 의 (+)반파에서, 이 NPN 트랜지스터의 베이스 전류가 증가하는 것을 관찰한다. 베이스 전류가 증가하면 컬렉터와 이미터 전류도 증가한다. 외부 이미터 회로에서
3. 고찰
(1) 저주파 응답에서의 의 효과에 대하여 기술하시오.
- 저주파 대역에서 세 중단 주파수 , , 를 얻을 수 있다. 여기서 3dB 주파수 이 세 중단 주파수 가운데 가장 높은 것에 의하여 결정되는데 보통 우회 커패시터 에 기인한 중단 주파수이다. 가 보는 저항은 보통 매우 작기 때문이다. 비록 에 대해 큰 값을 사용하더라도, 보통 세 중단 주파수 중 가장 높은 것이 된다. 가 보통 세 저항 가운데 가장 낮은 것을 보게 되므로, 총 커패시턴스는 에 그 기여가 우세하도록 를 선정함으로써 최소화된다. 의 80%가 되도록 를 선정하고, 나머지 커패시터들은 의 값에 각각 10%씩 기여하도록 선정될 수 있다.
(2) 고주파 응답에서의 의 효과에 대하여 기술하시오.
- 높은 3dB 주파수는 과 Cin의 상호 작용으로 결정된다. 와 이면 이다. 가 를 경정하는 정도는 에 대한 상대적인 그 값에 의존한다. 이면
참고 자료
없음