논리회로 실험-BASIC GATES 예비보고서
- 최초 등록일
- 2010.03.20
- 최종 저작일
- 2009.03
- 7페이지/ 한컴오피스
- 가격 1,000원
목차
실험1. BASIC GATES
Ⅰ. 목 적
Ⅱ. 이 론
1) AND GATE(연언)
2) OR GATE (INCLUSIVE OR : 포괄적 선언)
3) NOT GATE(부정 : 반전기)
4) NAND GATE
5) NOR GATE
6) XOR GATE (EXCLUSIVE OR GATE : 배타적 선언)
7) Boolean Eauation (불린 연산, 논리 연산)
▶ De Morgan 법칙
본문내용
NEGATION
※ 논리연산자의 표기법은 논리학파나 적용분야에 따라서 다양하게 나타난다.
위의 표기법들은 주로 사용되는 것들이다.
※ NAND, NOR, XOR등은 드 모르간 법칙이나 분배법칙 등에 의해 AND, OR, NOT
의 논리연산자들로 나타내어질 수 있으므로 따로 기호가 없다.
※ 때로 AND, OR, NOT등의 연산자도 |(쉐이퍼 스트로크)라는 하나의 연산자에 의해
나타내는 경우도 있다.
※ A|B 의 의미는 “A도 B도 아니다”이다. (NEITHER A NOR B)
▶ De Morgan 법칙
논리학자 AUGUSTUS DE MORGANG(1806~1871)이 지적한 논리적 연산과 대수적 연산(특히 집합 연산)사이의 유사성.(IF, IFF등의 연산자에 관한 것도 있다. 생략)
※ ~(AㆍB) ⇔ ~A+~B
※ ~(A+B) ⇔ ~Aㆍ~B
※ 분배법칙
Aㆍ(B+C) ⇔ (AㆍB)+(AㆍC)
A+(BㆍC) ⇔ (A+B)ㆍ(A+C)
Ⅲ. 예 비 학 습
⇒ 표기상 용이함을 위해 AND : ㆍ, OR : +, NOT : ~로 표시합니다.)
(1) 실험 방법 (1)에서처럼 2-input gate를 이용하여 3-input OR, NAND, NOR Gate를
실험하려한다. 각각의 logic diagram을 그려라.
5) OPEN-COLECTOR TYPE의 IC에 대해 설명하고 PULL-UP 저항에 대해 알아보라.
※ Pull up & Pull down
⇒ 신호가 없는 입력 단자에 + 쪽으로 저항을 연결해 놓은 것을 Pull up 저항, - 로 연결해 놓은 것을 Pull down 저항이라고 합니다. Pull Up 저항이라는 것은 저항양단중 한 단자는 +전압과 물려 있고, 나머지 단자는 입력에 쓰인다. 이것은 보통 입력단에 무신호시의 노이즈나 오동작을 방지하기 위해서 안정 상태로 유지하기 위함입니다.
※ OPEN-COLECTOR TYPE
⇒ 다이오드나 트랜지스터 등으로 기본게이트를 만들면 이를, 능동 소자라 한다. 이러한 게이트들의 출력 단자를 직접 연결하여 논리소자의 기능을 발휘할 수 있도록 하는데, 이것을 wired gate라 한다. 트랜지스터와 트랜지스터를 연결하여 만드는 TTL에서 개방 콜렉터(open collector)를 사용하여, 이들을 묶으면 특정 논리를 수행하는 기능으로 사용할 수 있게 한다.
TTL의 2입력 NAND 게이트를 그림 a와 같이 결선하면 와이어드 AND가 되지 않는다.
토템 폴(totem-pole) TR는 포화되었을 때에
참고 자료
없음