논리 소자를 이용한 7-segment 제어 예비보고서
- 최초 등록일
- 2010.12.18
- 최종 저작일
- 2010.09
- 3페이지/ 한컴오피스
- 가격 1,000원
소개글
논리 소자를 이용한 7-segment 제어 예비보고서
(AND, OR, NOT 게이트, 불 대수의 정의 및 기본 정리, 카르노 맵)
목차
1. AND, OR, NOT 게이트
① AND gate
② OR gate
③ NOT gate
2. 불 대수의 정의 및 기본 정리
3. 카르노 맵
본문내용
7-segment 예비보고서
(AND, OR, NOT 게이트, 불 대수의 정의 및 기본 정리, 카르노 맵)
1. AND, OR, NOT 게이트
① AND gate
AND 게이트는 AND 기능을 수행한다. 밑에 보이는 로직을 보면, 결과값에 1 이 나오기 위해서는 두 개의 입력 값은 반드시 로직 1 값을 가져야만 한다. 입력값 중 하나라도 0 값을 가지면, 출력은 로직은 0의 값을 가질 것이다.
실제로 AND 기능을 수행하는데 필요한 입력 값의 제한은 없기 때문에 AND 게이트에 인가되는 입력들의 개수는 기능적으로는 무제한이다. 그리나, 일반적으로 AND 게이트들은 실질적인 이유들로 인해 2,3, 그리고 4개의 입력 값만을 갖도록 만들어지는 것이 통상이다.
표준 IC 패키지들은 실적적인 크기와 제어를 고려할 때 14 또는 16핀들로 구성되어 있다. 표준 14-핀 패키지에는 4개의 2-입력 게이트와 3개의 3-입력 게이트 혹은 4개의 2-입력 게이트들로 구성되는데, 2개의 핀은 파워서플라이를 위한 핀으로 남겨진다.
다음은 symbol들은 AND gate의 표시법이다.
② OR gate
OR 게이트는 AND 게이트와 반대의 기능을 수행한다. 용어상 의미처럼, OR 기능은 입력 값의 하나 이상이 참 값을 가지면 출력이 참이 된다. OR 기능을 심볼로 나타내면 더하기 표시 (+)로 나타낸다. 로직 다이어그램으로는 왼쪽의 심볼이 OR 게이트를 나타낸다. AND 기능처럼 OR 기능도 입력 값으로 임의의 개수를 가질 수 있으나, 실제 상용화되는 OR 게이트들은 AND 게이트처럼 2,3, 그리고 4개의 입력 값들로 제한되어 있다.
이하생략
참고 자료
없음