Diode정류기(rectifier)의 설계(1~41p)
- 최초 등록일
- 2011.06.07
- 최종 저작일
- 2010.12
- 41페이지/
한컴오피스
- 가격 2,000원
![할인쿠폰받기](/images/v4/document/ico_det_coupon.gif)
소개글
pspcie,브레드보드를 이용한 실험 결과를 토대로 구성하였다. 모의실험(pspice)과 실제실험결과를비교 분석하였다.(설계에 필요한 기본 바탕 이론과 데이터 sheet,hand calculation도 있다.)
Diode정류기(rectifier)의 설계의 최종 보고서로서, 실제 실험을 증명하기 위한 브레드 보드의 회로 구성사진과 오실로스코프로 측정한 것을 사진으로 찍어서 문서에 넣었습니다. 그리고 Pspice를 통해서도 실제 실험 전에 모의 실험을 하였고, 핸드 아웃을 통하여서 각 소자의 값을 정하였습니다.
목차
1장 Overview
2장 Hand Calculation
3장 Pspice Simulation
4장 실험결과
5장 결론 및 토의
본문내용
1장 Overview
A. 설계 목표
▶ Diode 정류작용에 대한 이해와 이를 이용한 전파정류회로를 구성함으로써 정류원리 를 이해한다.
- Diode를 이용한 Full wave rectifier 와 Full wave bridge rectifier 의 설계.
- Ripple Voltage를 맞추기 위한 Capacitor의 선택
B. 이론적 배경
1. 정류회로
(1) 반파 정류회로 (half-wave rectifier circuit)
반파정류회로는 그림 1 과 같이 다이오드와 저항을 직렬 연결한 회로에 교류전원 를 걸어준 회로이다. 이 회로에 흐르는 전류를 i라 하고, 다이오드 양단의 전압을 vD라 하고, Kirchhoff의 loop 법칙을 적용하면,
,(1)
즉
(2)
이 된다.
그림 1. 반파 정류회로
하나의 vS의 값에 대해, 구하고자 하는 전류 i는 식 (2)와 다이오드의 특성곡선을 연립하여 그래프로 풀 수 있다. 즉 그림 2와 같이 식 (2)와 다이오드의 특성곡선을 그래프로 그렸을 때 교점이 전류 i와 그 때 다이오드 양단의 전압 vD를 주게 된다. 이제 vS의 값이 시간에 따라 변하게 되면 식 (2)가 나타내는 직선(load line)이 평행 이동하게 되고, 교점의 위치도 달라지게 된다. 그림 2 에 의하면, vS < 0 일 때 교점의 전류값은 거의 0이 되고, vS > 0 이면 교점의 전류값은 vS가 커짐에 따라 커져 대략 vS와 비슷한 모양이 되는 것을 알 수 있다.
그림 2. 반파 정류회로에서의 전류 값의 결정
출력 전압 이므로 출력전압은 전류 i에 비례하게 된다. 따라서 입력 전압 vS와 출력 전압 을 시간의 함수로 그리면 그림 3 과 같아진다. 결국 출력 전압은 입력전압이 양일 때는 입력전압과 거의 같아지고, 입력전압이 음일 때는 거의 0이 되는데, 이를 반파 정류된 파형이라 한다.
그림 3. 반파 정류회로의 입출력 파형
반파정류회로에서의 출력파형은, 다이오드를 양단에 걸린 전압에 의존하는 저항이라고 생
참고 자료
없음