[Flowrian] 커피 자판기 회로의 Verilog 설계 및 시뮬레이션 검증
- 최초 등록일
- 2011.09.24
- 최종 저작일
- 2011.09
- 56페이지/
압축파일
- 가격 2,000원
![할인쿠폰받기](/images/v4/document/ico_det_coupon.gif)
소개글
커피 자판기 회로는 50, 100, 500원 동전을 입력받아
크림커피, 설탕커피, 블랙커피 3가지 종류를 판매하는데
커피 종류에 따라 컵, 커피, 크림, 설탕, 물의 다른 조합으로 제조한다.
사용자가 취소하면 잔액에서 500, 100, 50원 순서대로 동전을 반환한다.
커피 자판기 회로는 금액의 연산을 담당하는 데이터패스와
전체 동작의 순서를 제어하는 유한상태머신으로 이루어진다.
설계는 Verilog 언어를 이용하여 모델링 되었으며,
테스트벤치도 Verilog로 작성하여 시뮬레이션으로 논리동작을 검증하고
결과 파형을 분석하여 설계가 올바로 되었음을 증명한다.
(주)시스템 센트로이드의 Flowrian으로 설계되었으며
Verilog 소스를 포함하여 Flowrian 관련 모든 데이터가 제공된다.
목차
Flowrian
본문내용
커피 자판기 회로는 10개의 모듈로 구성된다.
- 12 비트 레지스터 : RT 수준 Verilog 설계 및 시뮬레이션 검증
- 8 입력 12 비트 멀티플렉서 : RT 수준 Verilog 설계 및 시뮬레이션 검증
- 12 비트 비교기 : RT 수준 Verilog 설계 및 시뮬레이션 검증
- 12 비트 리플 캐리 덧셈기 : RT 수준 Verilog 설계 및 시뮬레이션 검증
- 12 비트 덧셈 뺄셈기 : 구조수준 Verilog 설계 및 시뮬레이션 검증
- 타이머 : RT 수준 Verilog 설계 및 시뮬레이션 검증
- 커피 제조 회로 : 구조수준 Verilog 설계 및 시뮬레이션 검증
- 커피 제조 제어 유한상태머신 : RT 수준 Verilog 설계 및 시뮬레이션 검증
- 자판기 제어 유한상태머신 : RT 수준 Verilog 설계 및 시뮬레이션 검증
- 최상위 자판기 회로 : 구조수준 Verilog 설계 및 시뮬레이션 검증
Verilog 언어를 이용하여 디지털 논리회로의 구조 설계를 배우려는 분에게 도움이 된다.
참고 자료
없음
압축파일 내 파일목록
VendingMachine_design_20110924.zip
VendingMachine_v1_20110924.pdf