소개글
OP-AMP의 CMRR, Slew rate, Bode plot, Phase margin, PSRR에 대하여 알아본다.
---
3 페이지
성적 : A+
목차
1. CMRR(Common-mode Rejection Ratio)
2. Slew Rate
3. Bode Plot
4. Phase margin
5. PSRR(Power Supply Rejection Ratio)
6. 고찰
7. 참고문헌
본문내용
CMRR 예비보고서
1. CMRR(Common-mode Rejection Ratio)
OP-AMP는 여러 트랜지스터를 집적하여 만든 소자이다. OP-AMP의 입력단은 차동 증폭기(Differential amplifier)로 되어 있다. 차동 증폭기는 두 입력 신호의 차이를 증폭하는 역할을 하며, 따라서 두 입력 신호의 차이가 없다면 출력은 0이다.
차동 입력 방식(Differential mode)은 두 입력 신호의 위상이 180° 차이 나게 인가하는 경우를 말한다. 이 경우 OP-AMP는 두 신호의 차이를 증폭하여 출력시킨다.
동상 입력 방식(Common mode)은 두 입력 단자에 위상과 주파수와 진폭이 같은 신호를 인가하는 경우를 말한다. 이 때 OP-AMP는 두 신호의 차이가 0이므로 출력 단자는 0V를 출력한다.
CMRR(Common-mode Rejection Ratio)은 동상 신호를 제거하는 정도를 나타내는 지표이다. CMRR은 (: 차동 입력 방식의 전압 이득, : 동상 입력 방식의 전압 이득)으로 정의하며 단위는 V/V를 V/V로 나누기 때문에 없다. CMRR은 일반적으로 데시벨() 단위를 사용하는데, 데시벨은 []로 계산할 수 있다. 이론상 OP-AMP는 =0이 되어야 하지만 실제 OP-AMP는 작은 을 가지기 때문에 CMRR<가 된다. CMRR이 클수록 원하는 입력 신호(차동 입력)의 증폭이 원하지 않는 신호(동상 입력)의 증폭보다 크게 되는 것이므로, CMRR 값이 클수록 OP-AMP의 성능이 우수하다.
참고 자료
Thomas L. Floyd, Electronic Devices; Conventional Current Version, 강문상 외 7인, 「전자회로」, 7th ed., (주)피어슨에듀케이션코리아, 2005.
Donald A. Neamen, Microelectronics: Circuit analysis and design, 3rd ed., McGraw-Hill, 2007.
Adel S. Sedra, Kenneth C. Smith, Microelectronic Circuits, 6th ed., Oxford University Press, Inc., 2011.
Carlos Calvo, “통신 시스템 설계에서 차동 신호가 갖는 이점”, Electronic Engineering Times-Korea, (EE Times Group, 2010, http://www.eetkorea.com/STATIC/PDF/201005/EEKOL_2010MAY03_ACC_RFD_TA_01.pdf?SOURCES=DOWNLOAD