7805C 정전압회로를 이용한 전류원 설계 제안서 및 설계 결과보고서
*은*
다운로드
장바구니
소개글
- 정전압 IC인 7805C를 이용하여 부하에 를 공급할 수 있는 전류원을 설계하라.- +전압 레귤레이터인 7800 시리즈 중에 하나인 7805C를 이용하여 부하에 의 전류를 공급해 줄 수 있는 전류원을 설계한다. 레귤레이터는 통산적으로 정전압을 유지시켜줄 수 있는 회로로 현제 설계에 사용할 소자는 7805로 5V의 전압을 유지시켜주는 IC이다. 이 IC를 여러 방향으로 이용할 수 있는데 이중 하나인 전류원을 설계하여 부하에 를 공급해 줄 수 있는 전류원을 설계한다.
목차
Ⅰ설계 제안서1.명제
2.설계목적
3.팀 구성
4.기대효과
5.용도
6.참고문헌
Ⅱ설계 결과 보고서
1.명제
2.설계의 제한조건
3.설계 사전 연구
4.블록도
5.최종회로도 (종합설계)
6.컴퓨터 시뮬레이션
7.실험
8.실험결과 분석
9.결론
10.참고문헌
첨부DataSheet
본문내용
8. 실험결과 분석- 컴퓨터 시뮬레이션 결과 7805C를 통과한 의 전압은 하강되어 나옴을 알 수 있었으며 우리가 처음에 제안하였던 전류원인 의 전류원에 근접한 값인 의 전류가 나옴을 확인 할 수 있었다. 또한 실제 실험에 있어서 설계한 회로를 구성한 결과 의 전압을 인가해 줬을 때 출력 전압는 , 출력전류는 가 나옴을 실험적으로도 확인할 수 있었다. 이는 우리가 설계한 값에 근사치 이므로 시뮬레이션 결과와 실험 결과 모두 올바르게 설계되어 의 전류를 출력하게 해주는 전류원을 생성하였다고 할 수 있다.
이번 시뮬레이션과 실험에서 있는 오차는 다음과 같이 분석할 수 있다. 첫째로 계산된 결과가 소수 자릿수 1자리에서 반올림이 되어서 그만큼의 오차가 생겼다. 이렇게 생긴 오차는 출력 결과의 오차로 이어지게 되었다. 두 번째로 소자의 값이 정확하지 않았다. 계산된 소자는 오차를 포함하고 있지만 의 저항을 사용하고 있었지만 실제 소자에서 의 근사치 저항을 사용함도 오차의 원인으로 작용하였다. 세 번째로 저항의 오차범위 이다. 저항은 오차의 범위가 존재하므로 이러한 오차 범위 내에서 일어난 결과는 출력 전류의 오차를 만들게 되었다.
위에서 발견된 오차의 원인을 해결할 수 있는 방법은 가변저항을 이용하여 오차의 범위만큼 저항의 값을 수정해 주는 것이다. 이렇게 하면 위에서 언급한 세가지의 오차를 보정할 수 있다.
9. 결론
- 이번 설계는 의 전류원을 만드는 설계이다. 7805C를 이용하여 일정한 전류를 공급해 줄 수 있는 전류원을 설계하여 컴퓨터 시뮬레이션과 실제 회로에서 와 근접한 전류 출력을 하는 동작을 확인하였고 이렇게 동작한 회로의 오차 원인도 위와 같이 분석하였다.
7800 Series는 일정한 전압을 출력으로 내보내 주는 기능이 있다. 이러한 기능 외에도 많은 기능이 포함되어있으며 소자별로 필요한 Capacitor가 각기 다른 것도 알 수 있었다. 이번 설계를 통하여 전류원을 설계할 수 있었고 이렇게 설계된 전류원이 많은 부분에서 응용될 수 있다고 생각하였다.
참고 자료
- 전자통신전공실험, 김인태 저, 상학당.- 하이브리드 회로설계, 이영훈 저, 상학당.
압축파일 내 파일목록
7805-PSpiceFiles/SCHEMATIC1/7805/7805.1OP
7805-PSpiceFiles/SCHEMATIC1/7805/7805.cir
7805-PSpiceFiles/SCHEMATIC1/7805/7805.dat
7805-PSpiceFiles/SCHEMATIC1/7805/7805.mrk
7805-PSpiceFiles/SCHEMATIC1/7805/7805.out
7805-PSpiceFiles/SCHEMATIC1/7805/7805.prb
7805-PSpiceFiles/SCHEMATIC1/7805.sim
7805-PSpiceFiles/SCHEMATIC1/SCHEMATIC1.ALS
7805-PSpiceFiles/SCHEMATIC1/SCHEMATIC1.net
7805-PSpiceFiles/SCHEMATIC1/SCHEMATIC1_sch.prp
7805.DSN
7805.opj
7805C 정전압회로를 이용한 전류원 설계.hwp
7805_0.DBK
C360_2012-04-30-16-22-25.jpg
C360_2012-04-30-17-20-40.jpg
C360_2012-04-30-17-20-49.jpg
Curent_source-PSpiceFiles/SCHEMATIC1/erer/erer.1OP
Curent_source-PSpiceFiles/SCHEMATIC1/erer/erer.cir
Curent_source-PSpiceFiles/SCHEMATIC1/erer/erer.dat
Curent_source-PSpiceFiles/SCHEMATIC1/erer/erer.mif
Curent_source-PSpiceFiles/SCHEMATIC1/erer/erer.mrk
Curent_source-PSpiceFiles/SCHEMATIC1/erer/erer.out
Curent_source-PSpiceFiles/SCHEMATIC1/erer/erer.prb
Curent_source-PSpiceFiles/SCHEMATIC1/erer.sim
Curent_source-PSpiceFiles/SCHEMATIC1/SCHEMATIC1.ALS
Curent_source-PSpiceFiles/SCHEMATIC1/SCHEMATIC1.net
Curent_source-PSpiceFiles/SCHEMATIC1/SCHEMATIC1_sch.prp
CURENT_SOURCE.DSN
Curent_source.opj
CURENT_SOURCE_0.DBK
datasheet.pdf
IMG_20120430_172146.jpg
SCHEMATIC1 _ PAGE1.pdf
7805-PSpiceFiles/SCHEMATIC1/7805/7805.cir
7805-PSpiceFiles/SCHEMATIC1/7805/7805.dat
7805-PSpiceFiles/SCHEMATIC1/7805/7805.mrk
7805-PSpiceFiles/SCHEMATIC1/7805/7805.out
7805-PSpiceFiles/SCHEMATIC1/7805/7805.prb
7805-PSpiceFiles/SCHEMATIC1/7805.sim
7805-PSpiceFiles/SCHEMATIC1/SCHEMATIC1.ALS
7805-PSpiceFiles/SCHEMATIC1/SCHEMATIC1.net
7805-PSpiceFiles/SCHEMATIC1/SCHEMATIC1_sch.prp
7805.DSN
7805.opj
7805C 정전압회로를 이용한 전류원 설계.hwp
7805_0.DBK
C360_2012-04-30-16-22-25.jpg
C360_2012-04-30-17-20-40.jpg
C360_2012-04-30-17-20-49.jpg
Curent_source-PSpiceFiles/SCHEMATIC1/erer/erer.1OP
Curent_source-PSpiceFiles/SCHEMATIC1/erer/erer.cir
Curent_source-PSpiceFiles/SCHEMATIC1/erer/erer.dat
Curent_source-PSpiceFiles/SCHEMATIC1/erer/erer.mif
Curent_source-PSpiceFiles/SCHEMATIC1/erer/erer.mrk
Curent_source-PSpiceFiles/SCHEMATIC1/erer/erer.out
Curent_source-PSpiceFiles/SCHEMATIC1/erer/erer.prb
Curent_source-PSpiceFiles/SCHEMATIC1/erer.sim
Curent_source-PSpiceFiles/SCHEMATIC1/SCHEMATIC1.ALS
Curent_source-PSpiceFiles/SCHEMATIC1/SCHEMATIC1.net
Curent_source-PSpiceFiles/SCHEMATIC1/SCHEMATIC1_sch.prp
CURENT_SOURCE.DSN
Curent_source.opj
CURENT_SOURCE_0.DBK
datasheet.pdf
IMG_20120430_172146.jpg
SCHEMATIC1 _ PAGE1.pdf