전자회로실험 실험7 output stage 결과
- 최초 등록일
- 2013.09.08
- 최종 저작일
- 2013.04
- 9페이지/ 한컴오피스
- 가격 1,000원
소개글
실험1,2는 실험 순서,실험결과 및 시뮬레이션,실험 결과 계산과정,결과분석 순으로 구성되어 있습니다.
목차
1.실험1 Class-A Output Stage 검증
2.실험2 Class-B Output Stage 검증
3.실험 고찰
4.참고문헌
본문내용
► 실험 순서 :
-DC Bias
① 입력노드 S 를 Ground로 연결하고, 노드 B 에 부하저항을 연결하지 않는다.Supply 는 ± 5 V 이다.
② A~F 노드의 전압을 측정하고 Q1의 전류를 구한다.
-Signal Operation
① R2=10kΩ, load RL=10kΩ 으로 구성하고, 입력 노드 S 에 0.1 Vpp, 1 kHz 삼각파형을 인가해 준다.
② Oscilloscope를 이용하여 노드 S, A, B 의 전압을 측정한다. S to B 전압 이득과A to B 전압이득을 구한다.
③ 입력 amplitude를 증가시키면서, 입력 S 와 출력 B 의 peak 전압을 측정한다.
④ 측정결과를 이용하여, 입력과 출력 전압의 관계를 그래프로 그리시오. 또한 출력이 포화될 때의 입력과 출력 전압을 표시한다.
<중 략>
이 실험은 증폭기의 output stage를 검증하는 실험으로 class-A와 B를 실험하였다.
실험1에서는 DC BIAS과정에서는 각 노드 A~F까지의 전압을 측정하였고 각 노드의 전압은 작은 오차만을 가지며 시뮬레이션 결과값과 일치하는 것을 알 수 있다. 약간의 오차는 실험에서 사용된 저항성 소자들의 실제 저항값과 표시값의 차이에서 발생했을 가능성이 가장 높다. 저항의 허용오차를 감안한다면 각 노드에서 측정된 오차는 적절한 정도의 오차라고 할 수 있다. Q1의 전류는 2배 정도의 차이를 보이는 것을 알 수 있었는데 그 원인도 위와 같이 저항에 의한 오류와 또한 그 오차에 의해서 발생한 전압의 차이가 Q1에 의해서 증폭된다면 전류는 처음의 오차보다 베타배 더 큰 오차를 가지게 되면서 오차가 증폭될 수 있다. 생각 할 수 있는 오차의 원인을 이와 같다.
참고 자료
Behzad Razavi, 『Fundamentals of Microelectronics』, WILEY, 2007