[mahobife]디지털회로실험 오픈컬렉터와 3-상태버퍼/인버터, 논리회로실험 예비보고서입니다.
- 최초 등록일
- 2017.10.09
- 최종 저작일
- 2010.10
- 12페이지/ 한컴오피스
- 가격 1,000원
소개글
디지털회로개론실험의 오픈컬렉터와 3-상태버퍼/인버터, 논리회로 실험 예비보고서입니다.
그 밖에도 mahobife로 검색하시면
다양한 보고서나 ppt, 자기소개서, 공부법, 장학신청서, 독후감 등 다양하고 높은 질의 자료를 보실 수 있어요!~♡
목차
Ⅰ. 목적
Ⅱ. 이론
1. 오픈 콜렉터와 오픈 드레인 회로
가. 소개
나. Open Collector &Open Drain Output 보충설명
다.Open collector 요약
2. 3 상태 버퍼/인버터
3. 여러 코드의 종류와 진리표
4. 페리티 체커
Ⅲ. 준비물 및 실험방법
1. 준비물
2. 실험방법
Ⅳ. 참고문헌
본문내용
가. 소개
디지털 소자를 사용하다 보면 간혹 TTL에서 개방 콜렉터(open collector)나 CMOS에서개방 드레인(open drain)형이라는 말을 듣게 된다. 이는 도대체 무엇인가?
이를 이해하기 위해서는 먼저 토템폴(totem-pole) 방식의 TTL 회로를 알아야 한다.
일반적인 TTL 소자는 출력간의 회로가 토템폴 방식으로 되어 있어서 출력단을 구성하는 2개의 트랜지스터중에서 항상 1개가 ON 상태를 유지한다. 즉, 출력이 “H” 상태인 경우에는 상위 트랜지스터가 ON되어 출력전류가 안에서 밖으로 흘러나오는(source current) 동작을 수행하고, 출력이 “L” 상태인 경우에는 하위 트랜지스터가 ON되어 출력전류가 밖에서 안으로 흘러들어가는 (sink current) 동작을 수행한다.
CMOS 소자의 경우에도 트랜지스터가 바이폴라 트랜지스터 대신에 MOSFET로 바뀌고 출력단 회로가 약간 다른 것을 제외하면 기본적으로는 이와 같은 동작을 한다. 즉, CMOS의 경우에는 TTL에서처럼 출력단 회로에서 저항이나 다이오드가 없이 단순히 상위 및 하위에 1개씩의 MOSFET로만 구성된다. 이 CMOS의 경우에도 상위 및 하위 트랜지스터는 반드시 1개만 ON되는데, CMOS(Complementary MOS)라는 말은 바로 이를 가리킨다. 즉, 2개의 트랜지스터중에서 1개가 ON되면 반대로 나머지 1개는 반드시 OFF되는 출력단 구조를 상보형(complementary) 동작이라고 부르는 것이다.
첫째로, 일반적인 디지털 소자는 출력을 이와 같이 직접 접속하면 안된다. 논리적으로는 출력을 이렇게 묶으면 이는 부논리로 OR의 기능을 수행하므로 배선논리 OR(wired-OR)라고 하는데, 이를 사용하려면 그에 합당한 조건이 필요하다.
둘째로, 꼭 이러한 wired-OR 회로를 사용해야 한다면 출력단이 전원단락을 일으키지 않는 구조를 가지는 디지털 회로를 사용하는 것인데, 이러한 출력단 회로에는 개방 콜렉터/개방 드레인형의 방식과 3상태(3-state) 방식이 있다.
참고 자료
이기학, 이상훈, 백주기 (2007). 디지털 논리회로 설계와 실험-개정판. 파주: 성안당
위키피디아, 네이버. Retrieved October 08, 2010, from
http://kin.naver.com/qna/detail.nhn?d1id=11&dirId=1118&docId=63152589&qb=b3BlbiBjb2xsZWN0b3I=&enc=utf8§ion=kin&rank=1&search_sort=0&spq=1&pid=g63tXdoi5UCssbzEVGNsss--254663&sid=TK24MnaNrUwAABcynsY
http://kin.naver.com/qna/detail.nhn?d1id=11&dirId=1118&docId=60831975&qb=b3BlbiBjb2xsZWN0b3I=&enc=utf8§ion=kin&rank=6&search_sort=0&spq=1&sp=1&pid=g63tXdoi5UCssbzEVGNsss--254663&sid=TK24MnaNrUwAABcynsY
http://kin.naver.com/qna/detail.nhn?d1id=11&dirId=1118&docId=60831975&qb=b3BlbiB