전기전자실험 - 비교기
- 최초 등록일
- 2018.11.20
- 최종 저작일
- 2016.06
- 8페이지/ 한컴오피스
- 가격 1,000원
목차
1. 목적
2. 이론
3. 설계
4. 실험
5. 결론
본문내용
1. 목적
- 연산증폭기를 이용하여 반전, 비반전 회로를 구성하고 입력에 따른 출력파형을 확인한다.
- 오실로스코프를 이용해 출력파형의 변화를 확인한다.
2. 이론
(1) 연산증폭기
연산 증폭기(op-amp, Operational amplifier)는 한 개의 차동 입력과, 대개 한 개의 단일 출력을 가지는 직류 연결형(DC-coupled) 고이득 전압 증폭기이다. 하나의 연산 증폭기는 그 입력 단자 간의 전압 차이보다 대개 백배에서 수 천배 큰 출력 전압을 생성한다.
연산증폭기는 다양한 종류의 전자 회로에서 중요한 구성 요소(building block)이다. 연산증폭기는 그 기원이 선형, 비선형, 주파수 의존 회로에 쓰이던 아날로그 컴퓨터에 있다. 이득과 같은 최종 요소의 특성이, 온도 변화와 op-amp 자체의 불균일한 제조상태에 거의 의존하지 않고, 외부 부품(component)에 의해서 설정되기 때문에 회로 설계에서 인기가 있다.
연산증폭기는 오늘날 가장 널리 쓰이는 전자 부품 중의 하나이며, 소비자 디바이스, 산업용 디바이스, 공학용 디바이스로 다양하게 쓰이고 있다. 많은 표준적인 IC 연산증폭기의 가격은 일반적인 생산품에서는 몇 센트 수준이다. 그러나 특별한 기능을 가진 집적화된 연산증폭기, 또는 하이브리드 연산증폭기는 소량 주문시 100 달러(미국) 이상의 수준이다. 연산증폭기는 단일 부품으로서 패키지되기도 하고, 복잡한 집적회로의 요소로서 쓰이기도 한다.
연산증폭기는 차동 증폭기의 한 종류이다. 다른 종류의 차동증폭기는 Fully differential amplifier (연산증폭기와 비슷하지만, 출력이 두개), Instrumentation amplifier (대개 세개의 연산증폭기로 구성됨), 고립 증폭기 (isolation amplifier, instrumentation amplifier와 비슷하지만, 일반적인 연산증폭기를 손상시킬수 있는 전압에 대해 저항력이 있음), negative feedback amplifier (대개 하나 이상의 연산증폭기와 저항 피드백 네트워크로 구성됨)가 있다.
참고 자료
없음