서강대학교 디지털논리회로실험 - 실험 4. Multiplexer, Demultiplexer and Comparator 예비 보고서
- 최초 등록일
- 2020.04.20
- 최종 저작일
- 2017.09
- 9페이지/ 한컴오피스
- 가격 1,000원
목차
1. 실험 목적
2. 관련 이론
1) Tri-state buffer
2) Multiplexer
3) Demultiplexer
4) Exclusive-OR gate
5) 3-bit 비교기
3. 사용 부품
1) 74LS125
2) 74LS86
3) 그 외 사용 부품
4. 실험 과정 및 예상 결과
본문내용
1. 실험 목적
1) Tri-state 소자의 동작 원리와 활용 방법을 이해한다.
2) Multiplexer와 Demultiplexer의 동작 원리를 이해한다.
3) Exclusive-OR gate의 동작 원리와 비교기 구조를 이해한다.
2. 관련 이론
1) Tri-state buffer
일반적인 buffer에 control input인 e를 추가한 소자이다. Graphical symbol과 진리표 를각각 [그림 1]과 [그림 2]에 나타내었다.
[그림 3]과 같이 e=1일 때 출력 f=x이며 e=0인 경우 tri-state buffer와 출력 f는 끊 어진 상태가 된다. 이를 high-impedance 상태라 하며 [그림 2]에서와 같이 Z로 표기한다.
한편, [그림 4]처럼 4가지 종류의 tri-state buffer가 존재한다. (c), (d)의 경우 e=1일 때 출력이 high-impedance 상태가 된다.
2) Multiplexer
입력으로 들어오는 여러 개의 값들 중 하나를 선택하여 출력으로 내보내는 논리 회 로이다. 이때, 출력으로 내보낼 값의 선택은 select input을 통해 결정한다. 4-to-1 multiplexer의 graphical symbol과 진리표를 [그림 5]에 나타내었다. 일반적으로 개의 입력을 가지는 multiplexer는 n개의 select input을 갖는다.
< 중 략 >
3. 사용 부품
1) 74LS125
tri-state buffer의 기능을 하는 소자이다. [그림 13]에 connection diagram과 진리표 를 나타내었다. 이때, control input이 active low임을 알 수 있다.
2) 74LS86
2-Input XOR gate의 기능을 하는 소자이다. [그림 14]에 connection diagram 및 진 리표를 나타내었다.
참고 자료
Stephen Brown & Zvonko Vranesic, Fundamentals of Digital Logic with VHDL Design, 3판, McGraw-Hill, 2009
서강대학교 전자공학과, 디지털 논리회로 실험, 서강대학교, 2017
74LS125 data sheet
74LS86 data sheet