연세대학교 전기전자공학부 20-1학기 기초디지털실험 week 3 보고서
- 최초 등록일
- 2020.08.18
- 최종 저작일
- 2020.04
- 18페이지/
한컴오피스
- 가격 3,000원
![할인쿠폰받기](/images/v4/document/ico_det_coupon.gif)
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
최종 성적 A+이고, 이 보고서 성적은 100/100입니다.
20-1학기에는 비대면 수업으로 인해, 결과 보고서를 작성하지 않고 매주 예비 보고서만 작성하였습니다. 그러나 실험에 사용된 Verilog 코드와 주석, 코드에 대한 설명, waveform simulation 결과는 모두 예비 보고서 내용에 포함되어 있습니다.
목차
1. Objectives
2. Theory
2.1. Sequential Logic
2.2. RS Latch
2.3. Clock Signal
2.4. D Flip-Flop
2.5. Shift Register
2.6. BCD Counter
3. Experiment Contents
3.1. Shift Register
3.2. BCD Counter
3.3. BCD Counter (+)
4. Waveform Simulation Results
4.1. Shift Register
4.2. BCD Counter
4.3. BCD Counter (+)
5. Conclusion
본문내용
Abstract
In this section, our objective is to study about sequential logic circuits. We first learn about the theoretical concept of the sequential logic and the structures and the principles of some important sequential logic circuits. After then, we conduct three experiments using the concept of sequential logic circuits and confirm the results by waveform simulation.
1. Objectives
We have studied and experimented about the combinational logic circuits in the last chapter. This time, we first understand the main difference between the combinational logic circuits and the sequential logic circuits. Next, we look on the latch and flip-flop, which are the basic unit circuits of sequential logic. Then, we study the important examples of the sequential logic circuits, which are shift register and counter, and make them with Verilog HDL. We simulate the results of the circuits by waveform.
참고 자료
The class material of Introductory Digital Labs
Randy H. Katz · Gaetano Borriello, Contemporary Logic Design (2nd ed.), Pearson, Ch 6~7.