중앙대학교 전자회로설계실습 Oscillator 설계
- 최초 등록일
- 2020.11.11
- 최종 저작일
- 2020.06
- 11페이지/ MS 워드
- 가격 1,000원
소개글
"중앙대학교 전자회로설계실습 Oscillator 설계"에 대한 내용입니다.
목차
1. 목적
2. 준비물 및 유의사항
3. 설계실습 계획서
본문내용
1. 목적
OP-Amp를 이용한 Oscillator (신호발생기)를 설계 및 측정하여 positive feedback
의 개념을 파악하고, 피드백 회로의 parameter 변화에 따른 신호 파형에 대해 학
습한다.
2. 준비물 및 유의사항
DC Power Supply(2channel) : 1대
Digital Multimeter (이하 DMM) : 1대
Digital Oscilloscope : 1대
40cm 잭-집게 연결선 (빨강) : 4개
40cm 잭-집게 연결선 (검정) : 4개
Breadboard (빵판) : 1개
점퍼 와이어 키트 : 1개
Op-Amp : UA741CP : 2개
저항 (1 kΩ, 1/2W) : 4개
가변저항 (5 kΩ, 1/2W) : 2개
세라믹 커패시터 (0.47 ㎌) : 1개
3. 설계실습 계획서
3.1 OrCAD PSPICE를 사용한 Oscillator의 설계
(A) 으로 주어진 경우, =0.5msec가 되도록 아래 그림 3.1의 신호발생기를 OrCAD를 이용하여 설계하고 설계도를 제출하라. 사용한 수식 및 수치를 자세히 적어서 제출한다.
그림 3.1 Oscillator (신호발생기) 회로도
이론부의 식에 의해 와 R 값은 다음과 같이 구할 수 있으며, 계산한 값에 따라 위의 회로를 설계하였다.
β=R_1/(R_1+R_2 )=0.5
T_1=RCln (1-β(L_-/L_+))/(1-β) , ∴R=968.340 (R3 in the OrCad Circuit)
(B) PSPICE를 이용하여 위에서 설계한 oscillator의 , , 의 파형을 제출하
라. 또한, T1, T2, VTH, VTL의 값을 제출하라. (시뮬레이션 설정 : Analysis type : Time Domain, Maximum step size : 50㎲, Run to time : 20ms ~ 100ms로 상황에 맞게 설정)
Simulation Simulation
T1 545.125 μs T2 537.432 μs
VTH 5.9035 V VTL -5.90355 V
참고 자료
전자회로 설계 및 실습. 중앙대학교 전자전기공학부, 2019. pp. 89-92