[논리회로실험] Latch & Flip-Flop - 결과보고서
- 최초 등록일
- 2021.05.04
- 최종 저작일
- 2021.04
- 6페이지/
한컴오피스
- 가격 1,000원
![할인쿠폰받기](/images/v4/document/ico_det_coupon.gif)
소개글
실험 3과 5만 진행하고 실험과정 및 결과, 고찰은 1~5 모두 작성했습니다.
목차
1. 실험 과정 및 결과
1) 실험 1 : R-S Latch with Enable (생략)
2) 실험 2 : D Latch with Enable (Gate 이용) (생략)
3) 실험 3 : D F/F (IC 이용)
4) 실험 4 : J-K Latch with Enable ( Gate 이용 ) (생략)
5) 실험 5 : J-K F/F (IC 이용)
2. 고찰
3. 참고
본문내용
1. 실험 과정 및 결과
1) 실험 1 : R-S Latch with Enable (생략)
- 74HC00 1개로 R-S Latch 회로를 구현한다.
- Enable(C)에 1의 입력을 넣고 S와 R의 입력을 변경해주며 출력을 관찰, Truth table을 작성한다.
- Enable(C)이 0일 때의 출력도 함께 관찰한다.
2. 고찰
이번 실험에서는 Latch with enable을 직접 구성해보고 truth table을 작성하여 enable 입력 값에 따른 Latch 회로의 동작을 알아보았고 Flip-Flop 회로를 구성해보고 truth table을 작성하여 CLK에 따른 F/F의 동작을 알아보았다. 추가로 이론을 통해 알아본 Latch와 F/F의 동작 차이를 확인하였다.
실험 1에서 R-S Latch with enable을 구성했고 enable의 값이 1일 때 R과 S의 입력 값에 따라 회로가 정상 작동하였고 enable의 값이 0일 때는 이전 값이 출력되었다. enable과 R, S 값에 따라 출력값이 달라졌고 enable=0의 출력 값을 통해 latch 회로가 기억소자로써 동작함을 확인했다.
실험 2에서 D Latch with Enable을 구성했고 실험 1과 마찬가지로 enable의 입력이 1일 때 정상작동하였으며 실험 1에서는 R과 S의 입력 값에 따라 출력이 변화하지만 실험 2에서는 D의 입력과 똑같은 출력 값을 갖는다는 차이가 있었다.
참고 자료
네이버 지식백과
wikipedia
논리회로 강의노트