[A+][중앙대학교 전기회로설계실습] 실습4 Thevenin등가회로설계 결과보고서
- 최초 등록일
- 2021.09.08
- 최종 저작일
- 2020.10
- 4페이지/
한컴오피스
- 가격 1,000원
![할인쿠폰받기](/images/v4/document/ico_det_coupon.gif)
소개글
"[A+][중앙대학교_전기회로설계실습] 실습4_Thevenin등가회로설계_결과보고서"에 대한 내용입니다.
목차
1. 서론
2. 실험 결과
2.1 (원본 회로 측정) 그림 1과 같이 회로를 구성하고 RL에 걸리는 전압을 측정하라. 이것으로부터 RL을 통해 흐르는 전류를 계산하라. 전압, 전류를 기록하라. 3.1에서 계산한 값과의 오차는 얼마인가? 오차의 이유는 무엇인가?
2.2 (a) 실험계획 3.3의 방법으로 VTh를 측정하여 기록하라. 즉 DMM을 DC전압 측정모드로 설정한 후 그림 1에서 RL을 제거하고 그 자리에 DMM을 연결하여 전압을 측정하여 기록하라. (b) 실험계획 3.3의 방법으로 RTh를 측정하여 기록하라. 즉 DMM을 저항측정모드로 설정한 후 그림 1에서 DC power supply를 제거하고 그 자리를 전선으로 연결하라. RL을 제거하고 그 자리에 DMM을 연결하여 저항을 측정하여 기록하라. 3.2에서 계산한 값과의 오차는 얼마인가? 오차의 이유는 무엇인가?
2.3 DMM을 저항측정모드로 설정한 후 가변저항을 측정하여 RTh가 되도록 조정하라. DC power supply 출력전압이 VTh가 되도록 조정하라. Thevenin 등가회로를 구성하고 RL을 연결하라. DMM을 DC전압 측정모드로 설정한 후 RL에 걸리는 전압을 측정하고 이것으로부터 전류를 계산하여 각각 기록하라. 이 값과 3.1에서 계산한 값, 4.1에서 측정한 값과의 오차는 얼마인가? 오차를 구할 때 기준 값을 심사숙고하여 잘 정하라.
3. 결론
본문내용
요약 : 복잡한 회로에 연결된 부하에 걸리는 전압, 전류를 계산할 때 유용하게 이용되는 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교해보았다. 이론값과 비교했을 때의 오차율은 2% 내외로 매우 낮았고, 원본 회로와 비교했을 때의 오차율은 0%로 거의 일치하는 모습을 보였다.
1. 서론
Thevenin의 정리는 직, 병렬로 복잡하게 연결된 회로망의 출력단자에 부하를 연결했을 때 부하에 걸리는 전압과 전류를 쉽게 구할 때 유용하게 적용된다. 부하의 전압과 전류는 KVL, CL을 이용하여 구할 수 있지만, 복잡한 회로의 경우에는 매우 복잡할 계산을 해야만 할 때가 있다. 이 때 Thevenin의 정리를 이용하면 복잡한 회로를 등가전압과 등하저항을 직렬연결한 간단한 회로로 표현할 수 있고, 부하의 전압, 전류를 쉽게 계산할 수 있다.
참고 자료
없음