서강대학교 전자회로실험 4주차 결과보고서 Op-Amp 응용회로
- 최초 등록일
- 2021.12.01
- 최종 저작일
- 2021.04
- 16페이지/ 어도비 PDF
- 가격 1,000원
소개글
"서강대학교 전자회로실험 4주차 결과보고서 Op-Amp 응용회로"에 대한 내용입니다.
목차
1. [실험 2] 종속 전류 발생기
2. [실험 4] 비교기
3. [실험 5] 능동 반파 정류기
4. [실험 6] 능동 리미터
5. [실험 7] 능동 피크 검출기
본문내용
- 예비보고서는 아래 각 문항 중 (예비)라고 되어 있는 부분을 수행하여 작성한다.
- 결과보고서는 측정결과 및 분석을 추가하고, 설계과제를 수행하여 결과를 작성한다.
- 회로 구성 사진 및 측정화면 사진은 실험 조원의 학생증 등 ID 가 보이도록 촬영함
- 일부 실험은 option 이므로 조교의 안내에 따라 진행함. (Spice 예비보고서는 모두 작성)
[실험 2] 종속 전류 발생기
1. 교재에 있는 그림 18-5 회로에 대해 실험한다. (RA = RF = R = 10 )
1) (예비) Pspice를 이용한 회로도를 제시하고, 아래 <표 2-1>에 결과값을 입력하세요.
<회로도 및 출력파형 예 (화면캡쳐)>
Parameter Sweep을 이용해 Set을 0.64(-1V)~0.36(1V)까지 0.056간격으로 조정하였다.
Z=22k일 경우 Set을 0.51(-1V)~0.49(1V)까지 0.004간격으로 조정하였다.
Z가 1uF일 경우 DC전압에서는 Capacitor가 Open되기 때문에 전류가 흐르지 않는다.
<중 략>
[실험 5] 능동 반파 정류기
1. 교재에 있는 그림 19-7 회로에 대해 실험한다.
1) (예비) Pspice simulation에 사용한 회로도 및 입력/출력 파형을 <표 5-1>에 제시하고, 동작 특성을 간단히 분석하세요.
<회로도 (화면캡쳐)>
Vin>0일 경우 Diode가 ON, Vin<0일 경우 Diode가 OFF된다. 이상적인 다이오드는 입력전압이 0V보다 커지면 즉시 전류가 흘려야 하지만, 실제 다이오드에는 문턱 전압(보통 0.6~0.8V 정도)이 존재해 즉시 흐르지 못하는 경우가 발생한다. 하지만 OP-AMP를 이용하여 전압을 증폭하면 앞서 말한 문제점을 해결할 수 있다. OP-AMP의 출력 전압은 A(V+-V-)로 나타낼 수 있는데, 이때 A는 10만에서 20만으로 매우 큰 값을 가진다. 그래서 만약 V+와 V-가 조금의 차이라도 있으면 출력 전압은 Vcc나 –Vee로 Saturation되기 때문에, Diode의 문턱 전압을 뛰어 넘을 수 있게 된다.
참고 자료
없음