22. Flip-flop 회로 결과보고서
- 최초 등록일
- 2021.12.16
- 최종 저작일
- 2017.09
- 3페이지/ 한컴오피스
- 가격 1,000원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
"22. Flip-flop 회로 결과보고서"에 대한 내용입니다.
목차
1. 실험결과
2. 검토 및 보고 사항.
(1) NOR gate RS flip-flop 실험에서 표 22.5의 실험치가 표 22.1의 이론치와 일치하는지 확인하라.
(2) NAND gates RS flip-flop 실험에서 표 22.6의 실험치가 표 22.2의 이론치와 일치하는지 확인하라.
(3) JK flip-flop의 실험에서 표 22.7의 실험치가 표 22.3의 이론치와 일치하는지 확인하라.
(4) D flip-flop의 실험에서 표 22.8의 실험치가 표 22.4의 이론치와 일치하는지 확인하라.
3. 고찰
본문내용
(1) NOR gate RS flip-flop 실험에서 표 22.5의 실험치가 표 22.1의 이론치와 일치하는지 확인하라.
NOR gate RS flip-flop 회로의 실험치와 이론치의 두 표를 비교하여 보면 실험값이 결과값에 일치함을 알 수 있다. 입력값이 R=S=0 일때는 바로 직전에 측정한 입력값이 R=+5, S=0인 경우의 결과값 Q=0.121 {bar{Q}}=4.343과 같음을 알 수 있다.
이론상 입력값이 R=1, S=1인 경우에 두 NOR 게이트 모두 하나 이상의 입력이 1이되어 출력 Q와 bar{Q} 값 모두 0이 되어 서로 보수관계가 성립하지 않게 되는 것도 실험을 통해 확인하였다.
(2) NAND gates RS flip-flop 실험에서 표 22.6의 실험치가 표 22.2의 이론치와 일치하는지 확인하라.
NAND gates RS flip-flop 회로의 실험치와 이론치의 두 표를 비교해보면 입력값이..
<중 략>
참고 자료
없음