전자공학응용실험 - 차동증폭기 기초실험 결과레포트
- 최초 등록일
- 2021.12.20
- 최종 저작일
- 2021.12
- 4페이지/ 한컴오피스
- 가격 2,000원
소개글
"전자공학응용실험 - 차동증폭기 기초실험 결과레포트"에 대한 내용입니다.
목차
1. 실험 제목
2. 실험 결과
(1) 실험회로를 구성하고 출력 공통모드 전압=5V가 되게하는 RD=5.34KΩ
(2) 입력 공통모드 전압을 바꾸었을 때, 출력 공통모드 전압이 4~6V사이가 되는 범위
(3) 10KHz, 정현파를 20~100mV로 10mV씩 변하여 넣었을 때, 파형
3. 고찰
4. 고찰사항
(1) 정전류원의 입력 저항이 차동 증폭 회로의 동작에 미치는 영향을 설명하시오.
(2) 채널 길이 변조 효과가 정전류원의 전류의 정확도에 미치는 영향을 분석하시오.
(3) 게이트 오버드라이브 전압 Vov에 대한 iD1과 iD2의 선형성과 두 전류의 합이 일정한지 여부를 파악하고, 그 결과에 대한 원인을 분석하시오.
본문내용
첫 번째 실험은 공통모드 증폭기를 활용하여 Vcm=4V일 때, 출력 전압이 VDD/2= (5V)이 될 때까지 가변 저항 RD값을 변화시켰다. 출력전압이 5V가 되는 RD=5.34KΩ임을 관찰 하였다. 이는 이론 값보다 높게 측정되는 것을 알 수 있다.
두 번째 실험에서는 공통입력전압을 0.1V씩 낮춰가며 출력전압이 4~6V사이의 범위가 되는 입력전압의 범위를 구하였다. 입력 전압이 4.8V부터는 출력전압이 4V이하로 떨어지게 되고, 입력 전압이 3.2V부터는 출력전압이 6V이상으로 올라가게 되는 것을 관찰할 수 있었다. 이는 이론 값과 거의 유사함을 알 수 있었다.
마지막 실험에서는 한쪽 입력 Vin에 10KHz를 인가 후 Vpp값을 20~100mV로 10mV씩 변화하며 출력전압을 측정하여 전압이득이 25V/V가까이 되는 것을 관찰할 수 있었다.
참고 자료
없음