[중앙대전자회로설계실습] A+ 예비보고서7 Common Emitter Amplifier의 주파수 특성
- 최초 등록일
- 2022.03.07
- 최종 저작일
- 2021.04
- 8페이지/
어도비 PDF
- 가격 1,000원
![할인쿠폰받기](/images/v4/document/ico_det_coupon.gif)
* 본 문서는 PDF문서형식으로 복사 및 편집이 불가합니다.
목차
1. 목적
2. 준비물 및 유의사항
3. 설계실습 계획서
본문내용
1. 목적
이전 실험에서 설계한 emiter 저항을 사용한 Common Emiter Amplifer의 주파수 특성 및 커패시터들의 영향을 측정, 평가한다.
2. 준비물 및 유의사항
Function Generator : 1대 Osciloscope(2chanel) : 1대 DC Power Supply(2channel) : 1대 DMM : 1대 NPN Transistor : 2개 2N3904 TO-92(Fairchild) Variable Resistor 가변저항 10 kΩ : 5개 Variable Resistor 가변저항 50 Ω : 2개 Capacitor 0.1 uF : 3개 Capacitor 10 uF : 3개
3. 설계실습 계획서
3.1 Common Emiter Amplifer의 주파수특성
* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.
(A) 이전 실험의 2차 설계 결과회로(Ri 추가)에 대하여 모든 커패시터의 용량을 10 uF으로 하고 CE증폭기에 10 kHz, 20 mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 Simulation하여 제출하라. 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라.
< 중 략 >
두 개의 Cs만 0.1 μF으로 변경된 CS증폭기에 20 mVpp 사인파를 입력하였을 때 10 Hz에서 Unit gain frequency까지의 주파수 응답특성은 3.1(d)와 비교하였을 때 3 dB bandwidth의 크기가 0.2MHz만큼 줄어들었다는 것을 확인할 수 있다. 이는 캐패 시터의 용량이 줄어들어서 Cutoff Highpass 3dB frequency가 커졌기 때문이다.
참고 자료
없음