A+ 2021 중앙대학교 전기회로설계실습 예비보고서 10 RLC 회로의 과도응답 및 정상상태 응답
- 최초 등록일
- 2022.09.01
- 최종 저작일
- 2021.11
- 7페이지/ 한컴오피스
- 가격 1,000원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
"A+ 2021 중앙대학교 전기회로설계실습 예비보고서 10 RLC 회로의 과도응답 및 정상상태 응답"에 대한 내용입니다.
목차
없음
본문내용
3.1
RLC 직렬회로에서 R= 500 Ω, L= 10 mH, C= 0.01 ㎌인 경우 ωo, ωd를 계산하라.
3.2
위의 회로에서 입력이 사각파(0 to 1 V, 1 ㎑, duty cycle = 50 %)인 경우 입력을 기준으로 R, L, C에 걸리는 전압 파형을 시뮬레이션하여 제출하라.
이므로 부족 감쇠(Under-Damped) 응답이다.
다음은 PSPice를 통해 시뮬레이션한 전압 파형이다.
1 [V]의 입력전압이 인가되었을 때 전압의 파형은 진동한다. 이때 진동의 크기가 계속 작아지다가 결국 입력전압과 커패시터에 걸리는 전압이 같아지는 모습을 확인할 수 있다.
0 [V]의 입력전압이 인가되었을 때 역시 전압 파형은 진동하며 진동의 크기가 계속 작아진다. 이때 파형의 모양은 1 [V]를 인가했을 때 파형 모양의 반대이다. 또한, 결국 입력전압과 커패시터에 걸리는 전압이 같아지는 모습을 확인할 수 있다.
(노랑 : 입력전압 파형, 빨강 : 저항 전압 파형, 파랑 : 인덕터 전압 파형, 초록 : 커패시터 전압 파형)
3.3
위의 회로에서 R = 4 ㏀이며 입력이 사각파(0 to 1 V, 1 ㎑, duty cycle = 50 %)인 경우 입력을 기준으로 R, L, C에 걸리는 전압 파형을 시뮬레이션하여 제출하라.
이므로 과감쇠(Over-Damped) 응답이다.
참고 자료
없음