기초실험1 AND, OR GATE 3주차 결과보고서-틴커캐드
- 최초 등록일
- 2023.03.12
- 최종 저작일
- 2021.03
- 10페이지/ MS 워드
- 가격 1,000원
소개글
"기초실험1 AND, OR GATE 3주차 결과보고서"에 대한 내용입니다.
목차
1. 실험결과
2. 결론 및 고찰
본문내용
실험 결과
실험에서 사용한 함수 발생기의 수치는 진폭 3.3 Vpp, DC offset 1.65, 진동수 100Hz, 함수 형태는 Square로 진행했다. Logic high는 3.3.V, Logic low는 0V로 설정했다. 그 이유는 실험에서 사용한 2 input AND, OR Gate, 3 input AND, OR Gate의 date sheet에서 입력값을 1로 둘 때, 전압의 평균적인 값이 대략 3.3V이고 입력값을 0으로 할 때, 전압의 평균적인 입력값이 0V와 유사하기 때문이다. 또한 5V의 전압을 인가해 실험을 진행했다.
1. 2 input AND, OR Gate
(1) AND Gate
1번 입력 값은 함수 발생기를 사용한 것이고, 2번 입력은 3.3V, 입력값은 1을 주었다. 출력값은 아래 사진과 같으며, 입력된 함수와 같은 형태를 나타낸다.
오실로스코프 1번에서 나타나는 함수가 AND Gate의 3번, 출력을 나타내고, 오실로스코프 2번에서 나타나는 함수는 AND Gate의 1번, 입력 함수를 나타낸다. 실험 결과, AND Gate의 2번에 1을 입력했을 때 출력은 입력함수와 동일한 것을 확인할 수 있었다. 아래 표는 AND Gate의 Truth table이다. 이 표를 참고하면, AND Gate는 입력 시 모두 1이 되어야 출력이 1이 된다는 것을 알 수 있다. 입력 중 하나라도 0이 존재하면, 출력 또한 0이 된다는 것을 알 수 있다. 그러므로 0과 1이 반복되어 나타나는 함수와 1을 입력하면 출력은 입력된 함수와 같은 형태를 나타낸다는 것을 알 수 있다. 이것은 실험 결과와 동일하다는 것을 알 수 있다.
2번 입력값은 GROUND에 연결해 0V, 0을 주었다. 출력값은 아래 사진과 같으며, 값은 모두 0을 나타낸다.
(<- 입력 0V를 주기 위해 2번 입력은 GROUND에 연결해 회로를 구성했다)
참고 자료
없음