인하대 VLSI 설계 2주차 CMOS Process flow diagram 등 이론 수업 과제
- 최초 등록일
- 2023.03.15
- 최종 저작일
- 2022.03
- 10페이지/
MS 워드
- 가격 1,000원
![할인쿠폰받기](/images/v4/document/ico_det_coupon.gif)
소개글
인하대 VLSI 설계 및 프로젝트 실습 2주차 CMOS Process flow diagram 포함 수업 때 내준 과제 보고서입니다! 2022년 1학기에 수강하여 작성했고 보고서 쓰는데 유용하게 이용해주셨으면 좋겠네요
목차
1. Redraw CMOS Process flow diagram
2. Visit the Intel on-line microprocessor museum (http://www.intel.com/museum/onlineexhibits.htm). Spend some time browing the site.
3. While looking through “How Intel Makes Chips”, determine the rate of increase in transistor counts and clock frequencies in the 70’s, 80’s, 90's, 2000’s. Also, create a plot of the number of transistors versus technology feature size.
본문내용
○1 Making Silicon Chips
현대에 실리콘 칩은 어디에나 있다. 인텔은 산업을 이끄는 최초의 실리콘 제품을 만들었고 실리콘 제품들은 최첨단 기술을 요구하는데 인텔의 Fab은 이러한 칩들을 만드는 정교한 공정 기술들을 갖추고 있다.
규소(실리콘)는 천연 반도체로 산소를 제외하고 지구 상에서 가장 많이 분포하는 원소이다. 이 실리콘으로 만들어진 Wafer는 칩을 생산하는 실리콘 기판이다. 칩(Chip)은 컴퓨팅 Device의 두뇌를 구성하는 복잡한 장치고 3차원의 구조를 갖추고 있다. 트랜지스터의 개수, 디자인 게이트, 칩의 Size, 테스트 및 생산 요소를 포함한 설계 사양은 칩을 통해 전기를 제어하는 트랜지스터의 상호 연결 및 기호화에 이용된다. 디자이너는 각 Layer의 마스크를 디자인하고 CAD를 통해 칩 기능을 시뮬레이션하고 테스트한다.
• 제품의 제조 및 시험 과정: 모래 → 잉곳 → 웨이퍼 → 포토 리소그래피 → 이온 주입 → 에칭 → 일시적 게이트 생성 → High-K/Metal 게이트 형성 → 메탈 증착 → 메탈 레이어 → 웨이퍼 test 후 분리 → 다이 패키징 → 클래스 테스팅 후 제품 출시
○2 Robert Noyce
Robert Noyce는 Fairchild 반도체와 Intel Corporation의 공동 설립자이다. 그는 과학 기술 전문가로 수많은 특허를 갖고 있으며 집적회로의 공동 발명자이다. 수많은 기술 기업들이 그가 족적을 남긴 Shockley Semiconductor, Intel Corporation, FairChild Semiconductor의 영향을 받아 생겼다.
그는 업계 정치가로서 산업 경쟁력 위원회 위원장을 역임하고 캘리포니아 대학의 Regent였으며 반도체 산업 협회의 설립에 기여하였다. 그리고 SEMATECH의 첫 최고 경영자였다.
또한 그는 위험한 곳에서 스키 타기 등 다양한 취미를 갖고 있었으며 운동 선수, 아버지와 남편, 그리고 몽상가였다. 업계의 전설인 그를 기리기 위해 그의 가족들은 Robert Noyce 재단을 설립했다.
참고 자료
없음