아날로그 및 디지털 회로 설계 실습 결과보고서6 위상제어루프
- 최초 등록일
- 2023.09.05
- 최종 저작일
- 2022.10
- 12페이지/ MS 워드
- 가격 2,000원
소개글
A+ 받은 실습 수업 제출한 결과보고서 입니다.
목차
1. 설계실습내용 및 분석
2. 검토사항
본문내용
1. 위상제어루프의 설계
그림 6-2의 위상 제어 루프를 구성한다.
(Op amp의 동작전원은 ±5V이고, Logic gate의 동작전원은 5V & GND이다. )
입력단에 기준신호(Frequency: 5kHz, Amplitude: 0~5V, Function: Rectangular)를 인가하여 그 출력은 제출한다.
위와 같이 위상 제어 루프를 구성하였다. 전압제어 발진기 회로에 10nF짜리 capacitor를 연결한 모습이며, 입력신호가 5kHz 사각파일 때, 출력은 다음과 같이 나타났다.
2. 설계한 위상제어루프의 범위
1) 설계한 위상 제어 루프의 입력단의 주파수를 10Hz부터 50kHz까지 변화시켜 동작 주파수의 범위를 측정한다. (입력단의 주파수 변화 단위는 당일 조교의 지시에 따른다.)
전압제어 발진기의 capacitor별로 동작 주파수의 범위가 달라졌다.
먼저, capacitance=10㎋일 때, 8.9kHz~16.8kHz이며, capacitance=100nF일 때는 2.8kHz~9.7kHz이고, capacitance=1㎌일 때는 760Hz~1.7kHz의 주파수 범위를 가짐을 확인할 수 있었다.
2) 동작 범위내의 입력 신호와 출력 신호를 같이 보이도록 Oscilloscope를 조절하여 그 파형을 제출한다. (Oscilloscope의 파형 저장 기능을 사용)
먼저, 전압제어 발진기에 포함되어 있는 capacitor를 10nF으로 사용하였을 때, reference 신호의 주파수를 16.67kHz로 맞추어 인가하였을 때 Vout으로 16.78kHz의 파형이 나타났으며, 입력파형과 출력파형은 다음과 같았다.
reference 신호의 주파수를 12.85kHz로 맞추어 인가하였을 때 Vout으로 12.85kHz의 파형이 나타났으며, 입력파형과 출력파형은 다음과 같았다.
reference 신호의 주파수를 9.05kHz로 맞추어 인가하였을 때 Vout으로 9.058kHz의 파형이 나타났으며, 입력파형과 출력파형은 다음과 같았다.
참고 자료
없음