• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

VHDL Quartus2 D 플립플롭을 이용한 N비트 레지스터 설계

*성*
개인인증판매자스토어
최초 등록일
2007.05.14
최종 저작일
2007.01
3페이지/ 한컴오피스
가격 1,000원 할인쿠폰받기
다운로드
장바구니

소개글

디플립플롭을 이용한 6비트 레지스터 코드소스와 파형입니다.
캡쳐파일입니다.
그대로 치시면 됩니다.
쿼터스2

목차

1.플립플롭, 레지스터, 카운터의 관계

2. 클럭의 상승 엣지와 하강엣지를 표현하는 VHDL의 구문

3. D 플립플롭을 이용한 N비트 레지스터 설계
1) D 플립플롭 설계
2) N bit 레지스터 설계
3) 6 bit 레지스터의 출력파형

본문내용

3. D 플립플롭을 이용한 N비트 레지스터 설계

1) D 플립플롭 설계

2) N bit 레지스터 설계

N bit 레지스터를 D 플립플롭을 컴퍼넌트를 사용하여 설계하였습니다. 여기서 입력값과 출력값이 N개 이면 N bit 레지스터가 됩니다. 저는 임의로 6개의 입력과 출력을 설정하여 6 bit 레지스터를 설계해보았습니다.

3) 6 bit 레지스터의 출력파형

기본적인 동작원리는 D 플립플롭의 입력이 클럭의 상승엣지일때 출력으로 그대로 나오는 것입니다.
첫 번째 클럭이 상승엣지일때 i2, i3, i5의 값이 1이므로 q2, q3, q5의 출력값이 1로 되고
두 번째 클럭이 상승엣지일때 역시 i2, i3, i5의 값이 1이므로 q2, q3, q5의 갑은 그대로 1이 됩니다.
세 번째 클럭이 상승엣지일때 i1, i4, i6이 1이고 나머진 0이므로 q1, q4, q6의 출력이 1로 되고 q2, q3, q6는 0으로 됩니다.

참고 자료

없음
*성*
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

최근 본 자료더보기
탑툰 이벤트
VHDL Quartus2 D 플립플롭을 이용한 N비트 레지스터 설계
  • 레이어 팝업
  • 프레시홍 - 특가
  • 프레시홍 - 특가
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
AI 챗봇
2024년 07월 18일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
6:37 오후
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기