[공학기술]결과 리포트 - opamp 특성, op Amp의 기본 선형증폭기 회로
- 최초 등록일
- 2007.06.16
- 최종 저작일
- 2007.01
- 6페이지/ 한컴오피스
- 가격 1,500원
소개글
opamp 특성, op Amp의 기본 선형증폭기 회로 결과리포트입니다.
목차
전자컴퓨터실험1.
최신논리회로실험책.
op Amp 특성
op Amp의 기본 선형증폭기 회로
결과리포트
본문내용
* 실험 결과 분석
실험 21 - op Amp의 특성
1. 입력 off set 전압
입력 off set 전압은 출력 전압을 0으로 만들기 위해 입력단자 중에 하나에 가해지는 전압이므로, 이상적인 op Amp의 경우 출력 전압 off set은 0이 되어야한다.
실험실에서 직접 회로를 구성하여 출력 전압을 측정해 보니 0.32V가 나왔다. 따라서 입력 off set 전압은 Vio = V0 / ACL 이므로 0.032 V로 측정이 되었다.
이는 실제 op amp 특성상 이상적인 op amp의 값과 완전히 일치하는 결과는 아니지만, 매우 근사한 값이 나왔음을 알 수 있다.
4. slew rate
slew rate는 기본적으로 전압이득이 1인 op Amp회로에서의 변화를 측정하는 회로이므로 회로를 위와같이 R1와 R2 를 모두 10kΩ으로 줌으로써, 전압이득이 1이 되도록 설정하였다.
위와같이 Pspice에서 회로를 구성하여 나온 측정값을 보니, 시간이 1ms 변하는 동안 출력 전압이 5V가 변하는 것을 관찰 할수 있었다. 따라서 slew rate는 시간변화에 대한 출력전압의 비이므로, 50kV/s 값이 나왔다.
실험 22 - op Amp의 기본 선형증폭기 회로
2. 반전 연산 증폭기
반전 연산 증폭기는 이름 그대로 출력 값이 입력값의 음수가 나오면서, R1과 R2의 비에 따라 출력값이 증폭 되어 나오도록 구성되는 회로이다. Pspice를 통해 R2값의 변화를 주면서 입력에 따른 출력의 변화를 보았다.
기본적으로 R1은 10kΩ을 주고 R2를 10kΩ, 27kΩ, 39kΩ, 47kΩ, 82kΩ으로 주고 입력 교류 전압을 0.5V, 주파수를 500 Hz로 설정하였고 이에 대한 결과를 위에 그래프로 나타내었다. 출력 결과는 Vf = - ( R2 / R1 )2 * V0에 따라 각각 -0.5V, -1.35V, -1.95V, -2.35V, -4.1V 이 나와서 잘 구성된 회로라는 것을 알 수 있었다.
이를 통해 전압의 반전 증폭을 op Amp의 간단한 회로 구성으로 얻을 수 있다는 것을 알았다.
참고 자료
없음