공통이미터 (common emitter) 증폭기 설계 (계산 및 시뮬레이션 소스 포함)
- 최초 등록일
- 2008.02.20
- 최종 저작일
- 2007.09
- 8페이지/ 한컴오피스
- 가격 1,500원
소개글
전자과 전자회로1~2에 해당하는 내용입니다. 대학교 2-3학년에 적합합니다.
Common emitter cascade amplifier 에 대한 레포트입니다.
(공통이미터 증폭기)
회로도와, 시뮬레이션 자료를 모두 담고 있으며
특히 이론적으로 계산한 내용도 있기 때문에 구태여 숙제 참고용이 아니라
공부하는데도 도움이 되리라 확신합니다.
시뮬레이션은 Hspice 또는 Pspice 로 재검증 할 수 있도록 소스도 포함했습니다
가격은 약간 비싸게 책정했지만 그 정도의 가치가 충분히 있습니다.
목차
■ Common Emitter Cascade Amplifier
① DC 동작점 분석
② 소신호 파라미터 계산
③ 소신호 등가회로
④ 시뮬레이션 Netlist
⑤ 시뮬레이션 결과
⑥ 계산값과 시뮬레이션 결과 비교
⑦ Sine signal 을 인가한 출력파형
⑧ 결과 및 고찰
본문내용
결과 및 고찰
오차원인분석
계산 값과 Hspice 로 시뮬레이션 하여 얻은 결과 값을 비교한 결과 대체로 비슷하다 할 수 있었지만 오차값이 존재하는 것을 확인할 수 있었습니다.
오차원인은 계산할 때 로 가정하여 계산하였습니다. 또한 과 라고 가정하여 계산하였습니다. 하지만 실제 결과를 확인하여 보면 q1의 경우 0.656V 이고, q2의 경우에는 -0.676V 인 것을 알 수 있습니다.
이러한 값의 오차는 및 의 계산값에 영향을 미치게 되어 오차가 발생하게 되었습니다.
이번 Multistage Amplifier 설계를 통하여, Hspice를 통한 BJT소자 모델링에 대해 공부해 볼 수 있는 기회가 되었습니다. 대부분의 설계과제를 MOSFET로 하였기 때문에 BJT모델링에 막연히 어려움을 느끼고 있었지만 실제로 시뮬레이션 해본 결과 MOSFET과 마찬가지로 적용할 수 있다는 것을 알 수 있었습니다. 또한 손으로 계산하여보고, 시뮬레이션의 결과값을 얻었을때 오차가 생각보다 매우 작다는것에 상당히 신기하기도 하였으며, 소신호 파라미터와 회로 해석에 대한 방법과 의미에 대하여 알아볼 수 있는 기회가 되었습니다.
참고 자료
Sedra&smith 책자 등등