• 통큰쿠폰이벤트-통합
  • 통합검색(918)
  • 리포트(901)
  • 자기소개서(11)
  • 시험자료(6)

"RC회로의 시뮬레이션" 검색결과 181-200 / 918건

  • 중앙대학교 전자회로설계실습 Oscillator 설계
    회로를 통해 Charge와 Discharge 과정이 반복되므로, PSpice 출력파형은 시정수가 τ=RC로 주어지는 1차 RC 회로 특유의 곡선 모양을 갖게 된다. ... (시뮬레이션 설정 : Analysis type : Time Domain, Maximum step size : 50㎲, Run to time : 20ms ~ 100ms로 상황에 맞게 ... 회로를 설계하였다.
    리포트 | 11페이지 | 1,000원 | 등록일 2020.11.11
  • 울산대학교 예비레포트 전자6장 쌍극성 접합 트랜지스터(BJT) 특성
    시뮬레이션-공통에미터V_RB(V)I_B(uA)V_CE(V)V_RC(V)I_C(mA)V_BE(V)I_E(mA)3.31021.4321.4320.6741.442141.6621.6621.6726.62023.0943.0940.6963.114143.5863.5663.6069,93024.6874.6670.7074.717106.1806.1805.21013.24026.4086.4030.7166.44886.9296.9296.96916.55028.1383.1380.7238.18868.5733.5738.623V_RB ... 구성트랜지스터를 이용한 회로에는 공통베이스 회로, 공통 이미터 회로, 공통 컬렉터 회로가 있다.각각의 입력과 출력은 다음과 같다공통베이스공통에미터공통컬렉터입력단이미터베이스이미터출력단콜렉터콜렉터베이스공통베이스에미터컬렉터alpha ... I_C3.3102SIMEQ0.9914367.5k1.4k141668.4k6.620215434.8k0.65k141793.9k9,930215623.6k0.43k101731.93k13.240216017.9k0.31k81731.15k16.550216314.5k0.25k61710.70k-공통베이스V_RE(V)I_E(mA)V_CB(V)V_RC
    리포트 | 4페이지 | 1,000원 | 등록일 2023.11.14 | 수정일 2023.11.17
  • 실습6. Common Emitter Amplifier 설계-에이쁠-예비보고서
    -부하저항에서 바라본 출력 저항은 RC이므로 RC=RL일 때 부하저항에 최대전력이 전달된다.RC=RL=5k옴(B) gm을 구하라.Av=-gm(RC||RL) 이므로gm=-Av/(RC| ... 사용한 CE증폭기에 10 kHz, 20mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 Simulation하여 제출하라.모든 node의 전압과 branch의 전류가 나타난 회로도와 ... Vmax/|Vmin|=80.21%선형증폭기(linear amplifier)라면 100%가 되어야 하는데 그렇지 않다면 그 이유를 설명하라.시뮬레이션에서nonlinear distortion이
    시험자료 | 6페이지 | 1,500원 | 등록일 2020.09.04
  • 전기회로설계실습 2학년 실습 예비보고서 / 9. LPF와 HPF 설계 PSPICE 회로, 시뮬레이션 첨부 / 중앙대
    시뮬레이션 한 파형을 토대로 추측해 본다면, 파형이 찌그러진 정도는 입출력 파형의 위상차에 비례할 것이다.3.9 위의 RC회로와 RL회로의 전달함수의 크기의 주파수 특성을 실험적으로 ... RC회로에서와 마찬가지로, 오실로스코프의 HORIZONTAL의 MENU를 누르고, 맨 밑의 “XY”를 눌러 화면에 x=y를 나타내는 직선이 나타남을 확인하고 VOLTS/DIV 돌려 ... 시뮬레이션 한 파형을 토대로 추측해 본다면, 파형이 찌그러진 정도는 입출력 파형의 위상차에 비례할 것이다.3.5 L = 10mH인 인덕터와 R을 직렬 연결하여 cutouff frequency가
    리포트 | 9페이지 | 1,000원 | 등록일 2020.09.18 | 수정일 2020.10.08
  • 중앙대 전자회로 설계 실습 예비보고서 10_Oscillator 설계
    이때, (-)단자의 전압을 올려주는 것은 출력단자와 그라운드 사이를 저항과 커패시터로 연결하여 일종의 RC회로가 만들어지는데, 이를 통해 출력단자의 포화방향이 주기적으로 바뀌게 되어 ... (이론부 참고)설계한 Oscillator는 positive feedback 회로이다. ... (시뮬레이션 설정: Analysis type : Time Domain, Maximum step size : 50㎲, Run to time : 20ms~100ms로 상황에 맞게 설정)
    리포트 | 5페이지 | 2,000원 | 등록일 2024.03.05 | 수정일 2024.03.11
  • 중앙대 전자회로 설계 실습 결과보고서10_Oscillator 설계
    이 측정값들의 오차의 이유로는 시뮬레이션에서 R=0.968kΩ으로 설계한 반면 실제 실험에서는 R=0.957kΩ의 저항을 사용하였고, 커패시터 소자 값의 오차가 존재해 따라서 RC ... 이 측정값들의 오차의 이유로는 시뮬레이션에서 R=0.968kΩ으로 설계한 반면 실제 실험에서는 R=0.957kΩ의 저항을 사용하였고, 커패시터 소자값의 오차가 존재해 RC time ... OP AMP와 Positive feedback을 통해 사각파를 발생시키는 Oscillator를 설계해본다.$ 설계실습 결과4.1 Oscillator 회로의 제작 및 측정(A) 실험계획서
    리포트 | 7페이지 | 2,000원 | 등록일 2024.03.05 | 수정일 2024.03.11
  • 전자회로설계 BJT 증폭기(amplifier) 설계
    pi RC}의 값을 갖는다. ... 설계 결과4-1) 최종 회로5. 결론 및 고찰1. 설계 주제Ⅰ. . ... 컬렉터 사이에 부하저항을 갖는 차동출력을 나타낸다.● 차동 출력을 갖는 Thevenin 등가회로의 등가저항은2R _{C}이다.● 단측 출력을 갖는 Thevenin 등가회로의 등가저항은R
    리포트 | 34페이지 | 4,500원 | 등록일 2023.10.07
  • VCO 결과보고서
    실험은 슈미트 트리거와 RC적분회로를 이용한 Astable Multivibrator 회로와 전자의 회로를 응용한 VCO 발진회로를 구현하는 실험이었다. ... 사진처럼 구현파의 Level이 바뀔 때마다 출력이 (4.9KHz-7.35KHz), (4.9KHz-6KHz)를 반복하는 출력을 확할 수 있었습니다.실험내용 & 실험결과Pspice 시뮬레이션을 ... 하지 않았기에 같이 적었습니다.Astable Multivibrator↓kit 회로에 연결한 Astable MultivibratorFull OP amp 회로 중 하나의 OP amp와
    리포트 | 5페이지 | 1,000원 | 등록일 2022.05.01
  • 에너지변환실험 A+레포트_미적분기
    이론[그림 1] 입력신호에 대해 RC회로는 Low pass filter로 작동[그림 2] 입력신호에 대해 CR회로는 High pass filter로 작동(1) RC Circuit(HPF ... 시뮬레이션▲미분기 MATHLAB 회로▲미분기 출력파형▲적분기 MATHLAB 회로▲적분기 출력파형https://colab.research.google.com/drive/1E4OD7a47kidD-NBy1JPWtmuncL1YDwBH ... /LPF): RC회로는 입력 신호에 대한 저항과 커패시터의 연결 순서에 따라 High pass filter(HPF)와 Low pass filter(LPF)로 동작한다.
    리포트 | 10페이지 | 2,000원 | 등록일 2024.04.04
  • 전기전자실험2 - 공통 에미터 트랜지스터 증폭기 예비
    시뮬레이션(1) 공통 에미터 전압분배기 바이어스트랜지스터V _{RB1}V _{eqalign{RB2#}}V _{eqalign{RE#}}V _{eqalign{RC#}}2N390416.563.442.748.00트랜지스터 ... 실험목적공통 에미터 증폭기 회로에서 부하 저항값에 따른 전압증폭과 입출력 임피던스의 변화를 측정한다.2. ... 가변저항을 회로에서 분리하여 그 저항 값을 측정하면 �봤綏쩜覃풔鞭별� 된다. 임피던스를 측정할 때 입력과 출력신호가 찌그러짐이 없도록 주의해야 한다.3.
    리포트 | 2페이지 | 1,000원 | 등록일 2020.10.17
  • 기초전자회로실험 - RL,RC 직렬및병렬회로 예비레포트
    측정한다.18-(1) RC 병렬 회로의 특성을 실험한다.18-(2) RL 병렬 회로의 특성을 실험한다.18-(3) RL 병렬회로의 전류 위상차를 시뮬레이션으로 확인한다.3. ... RC 및 RL 직렬회로18. RC 및 RL 병렬회로2. ... 실험 목적(주제) :17-(1) RC 직렬회로의 특성을 실험한다.17-(2) RL 직렬회로의 특성을 실험한다.17-(3) RC 직렬회로와 RL 직렬회로의 전압 위상차를 오실로스코프로
    리포트 | 14페이지 | 2,000원 | 등록일 2021.02.27
  • 울산대학교 전자실험(2)결과7 BJT의 고정 바이어스 및 전압 분배기 바이어스 회로
    회로의beta측정V_BE=0.7VV_RB=17.63VV_RC=8.069VI_B=35uAI_C=4.03mAbeta=115②V_RB를 측정할 때 고려해야 할 사항은 무엇인가-DMM의 ... 그러나h_fe (=beta)는 온도에 민감하고 콜렉터 전류값에 따라 변화가 있어 필요에 따라 증폭률을 가정한다.이번 실험에서는 시뮬레이션으로 구한 이론값으로I_C /I_B를 통해beta를 ... 다음은V_C(=V_CE)값으로V_CC - V_RC 값이 나와야한다.
    리포트 | 3페이지 | 1,000원 | 등록일 2019.10.18
  • (A+/이론/예상결과/고찰) 아주대 전자회로실험 결과보고서6
    우리는 실험에서 시뮬레이션 결과와 거의 유사한 결과를 얻었다.R1 저항이 증가함에 따라 VT,P-P는 7.0V, 1431V, 20.7V로 증가한다. ... 삼파, 삼각파 발생회로를 구성하고 이해한다.2. 연산증폭기의 작동 특성을 활용하는 방법을 익힌다.1) 실험 과정 및 결과실험 1) 구형파 및 삼각파 발생 회로? ... 실험 결과회로도R1 = 4.7kOMEGAR1 = 10kOMEGAR1 = 15kOMEGA슈미트 트리거 회로를 통과하여 나온 사각파 출력 VS와 이 사각파가 다시 적분기를 통과하여 나온
    리포트 | 5페이지 | 1,500원 | 등록일 2021.10.24
  • 아날로그 및 디지털회로설계실습 실습7(논리함수와 게이트)예비보고서
    time 과 fall time 측정 기능을 사용하여, 출력의 50% 인 2.5V 가 되는 시간의 차이를 측정하면 된다.이전 값의 영향이 없어 Transistor 의 RC 잔류 전하의 ... 2us, delay : 1usv2 : high 5V, low 0V, Pulse Width 0.5us, Period 1us, delay : 0.5us으로 설정한 뒤, 4us 까지 시뮬레이션을 ... time 과 fall time 측정 기능을 사용하여, 출력의 50% 인 2.5V 가 되는 시간의 차이를 측정하면 된다.이전 값의 영향이 없어 Transistor 의 RC 잔류 전하의
    리포트 | 12페이지 | 1,000원 | 등록일 2020.09.24
  • 비선형연산증폭기 결과보고서
    PSPICE 시뮬레이션? ... 피크검출기1) Vp=1V2) Vp=100mV시뮬레이션 결과 Vp=1V일 때 출력전압은 1.016Vdc이고, Vp=100mV일 때 출력전압은 100.603m이유는 회로 구성을 반파 정류기에 ... 고주파 영역에서 커패시터는 단락되므로 VF로 동작한다.차단주파수f _{c} `=`0.707/`2 pi RC3.
    리포트 | 15페이지 | 5,000원 | 등록일 2020.04.02
  • 회로이론설계: 대역통과필터 설계
    수행해야 한다.이 시뮬레이션을 수행하기 위해서 이용해야 할 공식들은 다음과 같다.f _{c} = {1} over {2 pi RC} _{`}(차단 주파수를 구하는 공식)BW`=` { ... 대역 통과 필터란 그 회로가 가진 특정한 대역폭내의 주파수만 통과시키고 대역폭 외의 주파수는 통과시키지 않는 필터이다. ... 회로이론 설계과제2대역 통과 필터 설계Band Pass Filter Design[1] 설계과제의 목표:1. 대역 통과 필터에 대한 이해2.
    리포트 | 6페이지 | 1,000원 | 등록일 2019.11.09
  • 아날로그 및 디지털회로설계실습 실습4(신호발생기) 예비보고서
    또한 출력을 안정화 하는데 다이오드가 어떤 역할을 하는지 구체적으로 서술한다.diode를 추가하여 회로를 설계했다.40ms 까지 시뮬레이션 한 결과는 다음과 같다.time domainFFT ... 목적 : Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인한다.4-2. 실습 준비물부품Op amp. ... 전달함수는beta(w)= { V _{ +} } over { V _{ o} }= { 1} over { 3+j(w tau- { 1} over { w tau} )} ,tau = RC 이다.또한
    리포트 | 6페이지 | 1,000원 | 등록일 2020.09.24
  • [A+][중앙대학교 전자회로설계실습] 실습10 Oscillator 설계 예비보고서
    (이론부 참고)⇒Oscillator는 Inverting bistable circuit과 RC회로를 결합한 구형파 발생기이다. ... 전자 회로 설계 실습설계 실습 10. ... (시뮬레이션 설정 : Analysis type : Time Domain, Maximum step size : 50 us, Run to time : 20ms ~ 100ms로 상황에 맞게
    리포트 | 9페이지 | 1,000원 | 등록일 2022.04.15
  • [제어공학실험] 1차 지연요소
    물리적으로 이런 시스템은 R-C 회로나 열시스템 등을 나타낸다.2. 【기본이론】자동제어회로 중에서 가장 기본적인 1차 지연회로의 특성은 경험적으로 잘 알려져 있다. ... 다음 그림 12.1에 RC로 결합된 1차 지연요소를 나타내었다.그림 12.1 RC-1차 지연요소그림 12.2 1차 지연요소의 출력특성그림 12.1에서v _{i} (t)를 스텝 입력이라 ... 【실험회로】…(4p)4. 【사용기기 및 재료】…(4p)5. 【실험순서 및 결과】…(3~10p)1.
    리포트 | 10페이지 | 1,500원 | 등록일 2020.04.07 | 수정일 2020.04.09
  • 서강대학교 22년도 전자회로실험 12주차 결과레포트
    시정수는 τ=RC로 계산되기 때문에 C가 감소하면 저주파 차단 주파수가 증가한다.1-5) 를 으로, 로 변경하고, 1-2를 반복하라. ... 전자회로실험 예비/결과 보고서실험 12주차. ... (예비)AC 파형이득(시뮬레이션)(Vo/Vin)/(dB)차단주파수(시뮬레이션)1.12kHz0.8dB1.52.12kHz3.52dB22.876dB값을 변형할 때 이득과의 관계는 어떠한가
    리포트 | 21페이지 | 1,000원 | 등록일 2024.04.18
  • 아이템매니아 이벤트
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 15일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:08 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대