• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(3,494)
  • 리포트(3,372)
  • 시험자료(51)
  • 자기소개서(39)
  • 논문(27)
  • 방송통신대(3)
  • 서식(2)

"발진회로" 검색결과 341-360 / 3,494건

  • (2021 최신) 회로실험 레포트 OP Amp의 기본 응용 회로
    미분기의 Loop Gain은 아래와 같고,주파수가 높을 경우,여기서 Loop Gain 의 크기가 1이 되면 발진 조건을 만족 시킨다.Chapter 2. ... Inverting 입력 단자에 대해 주파수 영역에서 키르히호프 전류 법칙을 적용해보면 아래 식이 성립한다.미분기는 고주파 성분을 잘 통과하는 특성때문에 고주파 Noise의 영향을 받기 쉽다.발진하기 ... 아래 그림은 Integrator의 기본 회로이다.↳ 기본적인 적분기 회로회로의 경우 저주파 Gain이 제한되지 않아 매우 적지만 직류 Offset이 주기 동안에 적분 될 것이고
    리포트 | 11페이지 | 1,500원 | 등록일 2021.12.08 | 수정일 2021.12.16
  • [A+중앙대전회실] Oscillator 설계 예비보고서
    목적Oscillator (신호발생기)는 발진기라고도 하며 반복적인 (주기적인) 전기 신호를 발생시키는 장비이 다. ... Positive feedback을 이용한 회로로서 위에서 서술한 것과 같이 동작한다. ... 이번 실습에서 OP-Amp를 이용한 Oscillator (신호발생기)를 설계 및 측정하여 positive feedback의 개념을 파악하 고, 피드백 회로의 parameter 변화에
    리포트 | 12페이지 | 1,000원 | 등록일 2022.04.25
  • (A+/이론/예상결과/고찰) 아주대 통신실험 예비보고서5
    ●PLL Circuit (Phase Locked Loop)기본적으로 PLL회로는 입력된 주파수와 같은 주파수로 VCO 발진하는 회로이다. ... 그 회로의 (A)점에 분주기(주파수를 1/n으로 하는 것)를 넣으면 VCO는 입력 주파수의 n배로 발진한다. 이 출력 주파수의 안정도는 입력 주파수의 안정도에 의존한다. ... PLL 기술을 사용하여 정밀한 기준 발진기를 한 대 만들면 그 정배수의 주파수라면 어떤 것이든 기준 발진기와 같은 정밀도로 얻을 수 있게 된다.
    리포트 | 8페이지 | 1,500원 | 등록일 2021.10.24
  • [A+]중앙대학교 아날로그및디지털회로설계실습 신호발생기 예비보고서
    일반적으로 신호 발생기는 일정한 주파수와 위상, 크기를 가진 주기 함수를 발생시키는 회로를 말한다. ... 발진 주파수는 가변 저항 값을 통해 바꿀 수 있다. 또한, OP 증폭기의 이득이 1보다 클 경 우에는 포화로 인한 왜곡 파형을 보인다. ... Wien Bridge 신호발생기는 발진을 일으키기 위한 두 조건을 만족하기 위한 Positive feedback과 Negative feedback을 가지는 차등 증폭기를 사용하여
    리포트 | 8페이지 | 1,000원 | 등록일 2021.09.02
  • 아주대학교 A+전자회로실험 실험4 예비보고서
    이를 각각V _{TL},V _{TH}라 하면 오른쪽 그림과 같이 반전 슈미트 트리거 회로의 그래프를 뒤집은 모양이 나온다.사각파 발생 회로(발진기)반전 슈미트 트리거 회로에R과C를 ... (d) 발진기의 주파수f _{o}를f _{o} = {1} over {2R _{1} C _{1}}을 이용하여 계산하고, 오실로스코프로 측정한 후 모두 기록한다. ... 정궤환 회로1.실험 이론 및 예상결과실험 목적: 연산 증폭기를 사용하여 정궤환 회로를 구성하고, 슈미트 트리거(Schmitt trigger) 회로, 사각파 발생 회로의 구성과 역할에
    리포트 | 7페이지 | 1,500원 | 등록일 2023.06.10
  • [전자회로실험2]보고서7주차- Two Stage Amplifier
    (15V)2N7000 (n-MOSFET)멀티미터가청주파수발진기오실로스코프저항(12k, 5k, 3k, 1k, 100k 220k, 510, 1kΩ)카패시터(2.2uF, 2.3uF)실험결과v ... [실험이론]-위 Two-stage Amplifier의 회로는 Common Source Amplifier와 Source Follower Amplifier를 합친 회로이다. ⅰ) = Common ... Source Amplifier 회로이고, ⅱ)=Source Follower Amplifier 회로이다.-> Common Source Amplifier의 역할은 신호의 값을 원하는
    리포트 | 6페이지 | 3,000원 | 등록일 2023.12.26
  • 실험17_RLC 공진회로_결과레포트
    RLC 직렬공진⑴ 소자 R=1㏀, L=40mH, C=0.1㎌을 사용하여 1_⑵의 회로를 꾸민다.⑵ 회로에 실효전압 5V에 발진주파수 100㎐부터 크게 하여 변화시킨다.⑶ 각 주파수에서 ... RLC 병렬공진⑴ 소자 R=1㏀, L=40mH, C=0.1㎌을 사용하여 1_⑶의 회로를 꾸민다.⑵ 회로에 실효전압 5V에 발진주파수 100㎐부터 크게 하여 변화시킨다.⑶ 각 주파수에서 ... 실험이론⑴ 회로에서 공진이란 회로에 교류 전압이 가해질 때 전압과 전류가 동위상이 되는 경우를 공진(resonance)이라 한다.⑵ RLC 직렬공진RLC회로가 직렬로 연결된 경우,
    리포트 | 4페이지 | 1,000원 | 등록일 2020.04.15
  • 기본 플립플롭들의 회로도, 진리표, 여기표를 작성 하시오.
    등주로 디지털 시스템에 대한 클록 신호로 사용되며 인버터 하나로도 만들 수 있습니다.단점으로는 인버터 하나만으로 동작을 훌륭히 해내기는 하나 발진주파수를 조정하기 힘들다는 문제점이 ... )무안정(비안정) 멀티바이브레이터는 안정상태를 갖지 않으며2개의 준 안정상태(high,low) 상태를 가지며 미리 정해진 T1,T2 시간 만큼유지되며 무한히 왔다갔다합니다.예) 링발진기 ... 기본 플립플롭들의 회로도, 진리표, 여기표를 작성 하시오.2. Preset 입력과 Clear 입력에 있는 비동기식 J-K 플립플롭의 회로도를 작성 하시오.3.
    리포트 | 7페이지 | 2,000원 | 등록일 2020.10.02
  • [합격자료]의공기사 필기 및 실기 쾌속 암기정리 노트
    20이 아니라, 1+(200/10) = 21이다.3. 100[MHz] FM송신기의 2.5[MHz] 발진기에서 4[kHz] 변조신호로 400[Hz]의 주파수 편이를 걸 때 이 송신기의 ... {TRIANGLE f(주파수편이)} over {TRIANGLE f _{s} (s의`변조신호)} `=` {400} over {4000} `=`0.1##f`=`200[MHz]이므로`발진주파수의 ... 이러한 신호발생기는 기본적으로 (전원공급회로, 발진회로, 출력증폭회로)로 구성되어 있다.- 기준점 설정- 입력단 결합스위치를 ‘DC’로 전환- 측정하고자하는 전압을 프로브로 병렬로
    시험자료 | 19페이지 | 2,500원 | 등록일 2023.09.07
  • RLC기본회로 보고서
    회로의 구성구형파 펄스입력 V1을 입력으로 하여 코일 L1과 콘덴서 C1을 직렬구성한 발진회로로서콘덴서 C1을 0.001uF, 0.01uF, 0.1uF로 변환하면서 그 출력값의 변화를 ... 시뮬레이션 결과시뮬레이션 결과에서 보듯이 L1의 값이 커짐에 따라 발진주파수가 변화하는 것을 알 수있다.[그림.5.4]5. ... 제 출 일 :목 차12.4장 R과 C의 직렬회로(적분회로) · · · · · · · · · · · · · · 212.5장 L과 R의 직렬회로(적분회로) · · · · · · · ·
    리포트 | 21페이지 | 3,000원 | 등록일 2022.05.29
  • 실험7. 플립플롭 예비보고서
    필요한 플립플롭의 클럭 신호는 수정 발진기 등을 이용하여 생성한다. 복잡한 회로는 많은 플립플롭이 같은 클럭신호를 사용하므로 전용의 클럭 배선이 필요한 경우도 있다. ... 기초이론2.1 플립플롭플립플롭은 전자공학에서 1 비트의 정보를 보관, 유지할 수 있는 회로이며 순차 회로의 기본요소이다. ... 이것은 되먹임 회로에서 출력과 입력간의 레이스 조건에 의해 임의로 결정된다. 회로 설계자 입장에서는 초기 Q의 상태를 예측할 수가 없다.
    리포트 | 4페이지 | 1,500원 | 등록일 2022.05.26
  • [부산대 이학전자실험] 7. 555 timer-1
    이러한 기능을 바탕으로 555timer는 직접회로에서 타이머, 펄스 생성 및 발진 애플리케이션, 시간 지연, 발진기 및 flip flop을 회로에 제공하는 요소로 작동할 수 있다.- ... Vout 그래프로 나타낸 후 not gate 회로의 hysteresis에 대하여 논하여라.5. ... divider 때문이다.첫번째 측정 시에 Not Gate의 회로를 구성하고{{V}} _ {{S}} 의 값을 6V로 고정시키고 실험을 진행했다.
    리포트 | 10페이지 | 1,000원 | 등록일 2024.01.05
  • 아주대학교 전자회로실험 실험1 부궤환 회로 예비보고서
    증폭 회로의 이득은 궤환을 걸지 않을 때 보다 커진다. 하지만 궤환율이 너무 크면 발진을 일으켜 증폭의 기능을 잃는 단점이 있다. ... 주로 재생 검파기 슈미트 트리거, 발진기 등의 회로에 사용한다.- 부궤환(negative feedback) : 입력으로 되돌아가는 출력신호(전류, 전압 등)의 위상이 외부에서 인가되는 ... 실험에 필요한 부품- 전원(±15V), 저주파 함수발진기, 오실로스코프, 저항(10k OMEGA 2개, 2k OMEGA 1개, 3.3k OMEGA , 1개 5.1k OMEGA 1개,
    리포트 | 6페이지 | 1,500원 | 등록일 2020.05.30 | 수정일 2020.06.08
  • 공무원/군무원/공기업 통신직 전공 핵심!! 61개 문답 (이것만이라도 준비해가세요)
    PLL(위상고정루프)- PLL은 위상검출기, 저역통과필터, 전압제어 발진기로 구성되어 있고, 신호의 위상을 흔들리지 않는 정확한 주파수로 고정시켜주는 회로입니다.19. ... 정류회로는- 교류전원을 직류전원으로 바꾸어주는 회로를 정류회로라고 합니다.39. 평활회로,- 맥동분을 감소시켜서 직류로 하기 위한 회로가 평활 회로이다.40. ... RLC 회로- RLC 회로는 저항, 코일, 축전기로 이루어진 회로이다.
    자기소개서 | 6페이지 | 7,000원 | 등록일 2022.09.21
  • (A+) 이학전자실험 555 timer(1) 실험보고서
    방법을 이해한다.실험 이론555 Timer555 Timer는 IC의 일종으로, 주로 펄스 발생회로(Monostable Circuit), 연속 발진회로(Astable Circuit)를 ... Oscilloscope로 파형 폭 측정 기능을 사용하여 발생한 오차로 보이는데, 페이지 5의 그림 6을 보면 Vout의 파형은 구형파 형태를 발진하나 Capacitor는 잘린 사인파 ... 또한 1회 Pulse 종료 이전에 추가적 Trigger 입력을 가해도 Pulse Time Period 및 발진 횟수에 변화가 없음을 확인할 수 있었다.실험 중 Vout의 Time Period는
    리포트 | 9페이지 | 2,000원 | 등록일 2020.06.22 | 수정일 2021.07.23
  • 다이오드 실험 최종결과 - 경기대학교
    멀티미터에 찍히는 값들이 고정되어 있는 것이 아니라 수시로 변하였기 때문에 정확한 값을 읽기도 쉽지 않아서 그로인해 오차 값이 발생하였을 수도 있습니다.- 실생활 예시다이오드는 발진에너지로써 ... 실험목적다이오드의 순방향과 역방향 바이어스 특성을 익히고 나서 다이오드 회로를 해석하고 다양한 다이오드 회로의 전압 및 전류를 계산하고 실험을 해봅니다.2. 실험과정1. ... 다이오드 회로에서 순방향 특성으로 VIN을 0V에서 0.8V까지 0.1씩 증가시키면서 다이오드 전압 V와 전류 I를 측정합니다.2.
    리포트 | 4페이지 | 1,000원 | 등록일 2022.03.21
  • 기초회로실험 15주차 결과레포트
    마일러 커패시터는 폴리에스테르 필름을 양측에서 금속으로 삽입하여 원통형으로 만든 것이다.가격이 저렴하고 정밀도는 낮으며 주요 용도는 고주파회로발진회로 등에 사용된다.● 인덕터 10 ... 2023-2 기초회로실험 EEE2001(45)실험 목적 및 배경 이론RLC회로를 해석하여 2계 회로의 과도응답과 정상상태응답을 도출하고 이의 특성을 실험적으로 확인한다.실험 준비물● ... 10은 RLC 직렬 회로에서 커패시터의 전압과 입력 전압 사이 위상차를 확인하기 위한 회로이다.
    리포트 | 9페이지 | 1,000원 | 등록일 2023.12.07
  • [초고주파설계] LNA 및 Buffer Amp 설계보고서(학점 A+최종보고서)
    ) RFC와 DCB 회로5) Full circuit6) Impedance Matching7) 발진 확인2. ... 15dB 정도까진 나오게끔 설계4) 동작 대역에서 발진하지 않도록 설계2-2. 설계 이론I _{D}I _{DSS}V _{GS(off)} 0+V _{GS}그림1. ... 고타원형궤도를 이용하는 고정통신시스템에서4GHz의 주파수대역을 갖는 LNA 및 Buffer Amp 설계학번:이름:학번:이름:학번:이름:학번:이름:초고주파회로설계 설계보고서1.
    리포트 | 10페이지 | 1,000원 | 등록일 2020.03.24 | 수정일 2020.04.07
  • 중앙대학교 실험 예비 보고서 (PLL)
    실습목적-위상 제어 루프 회로의 이론을 학습하고 간단한 위상 제어 루프 회로를 구성하여 주파수 동기화(Phase Locking) 원리를 이해한다.2. ... =>전압제어 발진기의 출력위상을 입력 신호의 위상과 비교하여 두 입력의 위상 차이를 가지고 전압제어 발진기를 제어하는 피드백 시스템이다. ... PLL의 기본 요소로는 위상 검출기, 루프 필터, 가변 발진기가 있다.
    리포트 | 8페이지 | 1,000원 | 등록일 2020.01.13
  • 인천대 신소재 오실로스코우프를 이용한 두 신호의 위상차 및 주파수비 측정
    한쪽에는 미지주파수의 신호를, 다른 한쪽에는 주파수가 판독되는 정현파 발진기의 출력신호를 넣 는다. ... 그 다음에 발진기의 주파수를 변화시켜 양쪽의 주파수의 비가 정수가 되도록 하면 두 신호간의 주파수 및 위상차에 따른 리사쥬 도형이 얻어진다. ... 출 력신호를 넣는다.3) 발진기의 주파수를 변화시켜 양쪽의 주파수의 비가 정수가 되도록 한다.4) 두 신호간의 주파수 및 위상차에 따른 리사쥬 도형이 얻어진다.
    리포트 | 13페이지 | 2,000원 | 등록일 2020.07.01 | 수정일 2021.04.06
AI 챗봇
2024년 09월 01일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
1:45 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대