• 통큰쿠폰이벤트-통합
  • 통합검색(2,140)
  • 리포트(2,003)
  • 시험자료(73)
  • 자기소개서(37)
  • 방송통신대(22)
  • 논문(3)
  • 서식(1)
  • 표지/속지(1)

"조합논리회로" 검색결과 361-380 / 2,140건

  • 서울시립대 전자전기설계2(전전설2) 2주차 사전보고서
    PAL, CPLD, FPGA 차이점과 장단점PROM, PAL, CPLD, FPGA는 모두 PLD(Programmable Logic Device)인데 이는 소자 제조 후 사용자가 내부 논리회로의 ... 위한 별도의 컨트롤러가 있기 때문에 이 역시도 제어해주는 과정이 필요하기 때문이다.Dot matrix : 문자 표시를 위해 가로 세로 각 몇 개에 점을 배열하고 적당한 발광 장치로 조합하여 ... 구현된 논리곱들의 논리합을 구현할 수 있다.
    리포트 | 4페이지 | 1,500원 | 등록일 2019.10.13
  • 전감산기 verilog 설계
    전감산기 설계 과정을 통해 조합논리회로를 Verilog 또는 VHDL로 설계하는 방법에 대해 공부한다. ... Schematic 설계 회로를 나타내라.Verilog, VHLD설계1.전감산기를 Verilog 또는 VHDL로 설계하고 다음에 코드를 나타내라.시뮬레이션 및 실행
    리포트 | 5페이지 | 2,000원 | 등록일 2020.12.19
  • 서강대학교 디지털논리회로실험 - 실험 3. Decoders and Encoders 예비 보고서
    따라서 논리 회로는 [그림 7]과 같이 구현될 수 있다.[그림 6] [그림 7]② Priority encoderencoder의 입력에 우선 순위를 부여한 논리 회로이다. ... 디지털논리회로실험예비 보고서[3주차]실험 3. Decoders and Encoders1. ... [그림 1]E_{ n}=0인 경우 모든 출력은 0이며E_{ n}=1인 경우 n개의 입력 조합에 따라 출력이 결정 된다.
    리포트 | 11페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 서울시립대 전전설2 Lab-01 결과리포트 (2020 최신)
    [반가산기] [전가산기]- 디지털 로직의 조합(combinational)회로와 순차(sequencial)회로에 대하여 차이점을 조사하고 여러 가지 예를 들어 설명하시오.출력값이 오직 ... 따라서 carry out = AB + (A⊕B)Cin이를 표현한 논리회로도는 아래와 같다. ... 이에 반해 ASIC 방식은 복잡한 논리 회로를 구현할 때 사용되고 빠르게 동작한다는 장점이 있다.
    리포트 | 15페이지 | 1,500원 | 등록일 2021.09.10
  • 기초전자회로실험 예비보고서 - 인코더, 디코더와 7-Segment Display
    . 3-Bit 인코더 회로를 구성할 때 진리표를 작성한 후 논리식을 간략화하여 논리회로를 구성한다. ... 아래에 적혀있듯 인코더의 정반대 기능을 수행하는데 n비트이 2진 코드 입력에 의해 최대 2^n승 개의 출력이 나오므로 가능한 한 2진 입력의 조합만큼 출력을 가진다.위는 인코더와 디코더에 ... BCD 인코더 회로를 구성할 때 진리표를 작성한 후 논리식을 간략화하여 논리회로를 구성한다. 구성한 회로의 BCD 인코더 역할 수행 여부를 확인한다.
    리포트 | 9페이지 | 1,000원 | 등록일 2019.09.29 | 수정일 2019.09.30
  • 기초전자회로실험1 4주차 결과레포트 논리회로의 기초 및 응용
    Boolean 대수 : 구성된 논리회로를 간략화한 형태로 변경시킬 수 있는 법칙 - 논리 회로에 대한 식이 주어지면 그 식을 구성하는 항과 변수의 수를 최소화함 으로써 논리 회로를 ... 논리회로의 기초 및 응용 실험 목표 - AND, OR, NOT, NAND 및 NOR 논리게이트 동작을 이해할 수 있다 . - 범용 게이트를 이용하여 기본 논리게이트를 구성할 수 있다 ... 논리게이트 : 디지털 회로논리연산을 수행하는 디지털 소자 - 일반적으로 하나 이상의 입력 단자와 하나의 출력 단자로 구성되며 기본 게이트로 AND, OR, NOT, NAND ,NOR
    리포트 | 7페이지 | 1,500원 | 등록일 2020.10.07 | 수정일 2022.03.28
  • 전자전기컴퓨터설계실험2(전전설2) (1) TTL Gates Lab on Breadboard
    Adder가산기란 덧셈 연산을 수행하는 논리 회로이며 디지털 회로, 조합 회로의 하나이다. ... IC 기술의 발달로 논리 회로의 주력 자리를 CMOS에게 양보했다. ... Buie에 의해 발명되었으며 반도체를 이용한 논리 회로의 대표적인 하나이다. 일반적으로 5V의 단일 전원의 모놀리식 집적 회로로 만들어진다.
    리포트 | 19페이지 | 2,000원 | 등록일 2019.10.06 | 수정일 2021.04.29
  • 7주차 다이오드 결과보고서 (ㅇㅎ대, A+)
    그 후, 두 AND 게이트의 출력을 OR 게이트의 입력에 연결하면 그 OR게이트의 출력 Z는 AB+CD가 될 것이다.다이오드로 구현한 조합논리회로의 설계과정ABCD=1111 일 때의 ... Diode Logic Circuit다이오드로 구현되는 AND, OR 논리회로를 참고하여 Z=AB+CD를나타내는 논리회로를 다이오드 6개를 통해 설계하고 Truth Table을 측정을 ... Diode Logic CircuitBoolean 함수 Z=AB+CD를 만족하는 논리회로를 설계하기 위해 AND gate 2개와 OR gate 1개가 필요하다.
    리포트 | 9페이지 | 1,000원 | 등록일 2021.10.07 | 수정일 2021.10.21
  • D 래치 및 D 플립-플롭, J-K 플립-플롭 예비레포트
    J 단자에 논리 1을 K 단자에는 논리 0을 연결하여 셋 모드로 설정하라. ... LED를 관찰하면서 4 가지 입력 조합에 대하여 시험하라.출력으로의 데이터 이동은 클럭의 리딩-에지(leading edge)에서 일어나는가 아니면 트레일링 에지(trailing edge ... 이 시간을 전파 지연시간이라 부르며(propagation delay time), 논리 게이트의 계열에 따라 다르다.
    리포트 | 11페이지 | 1,000원 | 등록일 2022.10.09 | 수정일 2022.10.14
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab03(예비) / 2021년도(대면) / A+
    그러나 reg는 조합논리회로의 모델링에도 사용되므로, reg가 항상 하드웨어적인 저장소자를 의미하는 것은 아니다.(5) Verilog에서 for문, if문의 사용법에 대하여 조사하시오.a ... 단점: ① 현재의 논리 합성은 단상 동기 회로용이다.② 툴류가 비싸다.③ ASIC으로는 논리 합성할 수 없는 회로도 있다.b. ... 실험의 목적Verilog HDL 언어의 기본 사용법을 익히고 디지털 논리회로를 설계하는 여러 가지 방법론을 학습한다.
    리포트 | 12페이지 | 2,000원 | 등록일 2022.07.16
  • 홍익대_디지털논리회로실험_4주차 예비보고서_A+
    디지털 논리실험 및 설계 4주차 예비보고서실험 준비1.1 멀티플렉서와 부호기(encoder)의 차이를 설명하시오.멀티플렉서는 여러가지의 입력 가운데 하나를 골라 그대로 출력하지만 부호기는 ... 그러므로 S0, S1 모두 1일 때 D3 값이 출력되는 것을 볼 수 있다.이 회로의 진리표는 다음과 같다.기본 실험(1)과 같은 것을 볼 수 있다. ... 이를 표로 정리하면 다음과 같다.1.6 응용 실험 (2)가 4-to-1 멀티플렉서로 동작하는 원리를 자세히 서술하시오.응용 실험(2) 회로에는 3-INPUT AND 게이트가 총 4개
    리포트 | 7페이지 | 1,500원 | 등록일 2024.05.15
  • 디지털 논리회로 실험 6주차 ALU 예비보고서
    기억 레지스터와 누산기의 내용을 가산기로 보내어 조합 논리 회로의 작용에 의하여 연산되도록 한다.? 가산기에서 계이 보수로 바뀐 후 가산 회로에 전해지게 된다. ... 산술 연산 회로의 기능산술 논리 연산부분은 병렬 가산기로 구성된다.그림 1. ... +값A가 B보다 크다.(3) 논리 연산 회로A와 B의 내용을 연산 지시에 의하여 AND, OR, XOR 및 NOT 연산을 수행하도록 한다.3.
    리포트 | 12페이지 | 1,500원 | 등록일 2021.04.22
  • [예비레포트] M2 아날로그 및 디지털 기초 회로 응용
    일주하는 동안에 만나는 전위차의 대수적인 합은 0이다)는 것이다.가산기가산기의 논리회로는 위와 같다. ... 가산기의 종류에는 반가산기와 전가산기가 있는데, 전가산기는 반가산기를 조합한 형식이다. ... 실험명M2 아날로그 및 디지털 기초 회로 응용2.
    리포트 | 2페이지 | 1,000원 | 등록일 2019.09.23
  • 2018년 상반기 한국가스공사 전기직 자소서
    복잡한 연산의 논리회로 소자는 간단한 연산의 소자를 조합해서 만들 수 있다는 사실이었습니다. ... 논리회로에 대한 실습을 하던 날 이었습니다. 수업 전에 설계해온 대로 회로를 알맞게 구성했는데도 제대로 작동하지 않는 문제가 발생했습니다. ... 그 사실을 적용해, 이전 실험에 사용했던 간단한 연산의 소자를 조합하여 원하는 실험결과를 얻을 수 있었습니다.
    자기소개서 | 3페이지 | 3,000원 | 등록일 2019.10.31
  • 서울시립대 전전설2 Lab-01 예비리포트 (2020 최신)
    [반가산기] [전가산기]- 디지털 로직의 조합(combinational)회로와 순차(sequencial)회로에 대하여 차이점을 조사하고 여러 가지 예를 들어 설명하시오.출력값이 오직 ... 이에 반해 ASIC 방식은 복잡한 논리 회로를 구현할 때 사용되고 빠르게 동작한다는 장점이 있다. ... 먼저, Standard logic IC를 이용하는 경우 비교적 간단한 논리 회로를 구현할 수 있다.
    리포트 | 9페이지 | 1,500원 | 등록일 2021.09.10
  • JK 플립플롭
    논리회로가 필요 없을 정도로 회로가 간단하다.단점 : 플립플롭들은 동일 클럭에 변하지 않고, 한 플립플롭의 출력이 다른 플립플롭의 클럭으로 동작하기 때문에 지연시간이 길어지게 된다.시스템의 ... LED를 관찰하면서 J와 K입력의 네 가지 모든 조합에 대해 테스트하여라.데이터가 출력으로 전달되는 것은 쿨럭의 선두 에지(leading edge)에서인가? ... 입력으로 들어와 동작하도록 구성(직렬연결)-각 단을 통과할 때 마다 지연시간이 누적되므로 고속 카운터에는 부적당-매우 높은 주파수에는 부적당, 비트수가 많은 카운터에는 부적합함장점 : 조합
    리포트 | 18페이지 | 4,000원 | 등록일 2021.10.13
  • 과학 세특 예시문입니다.
    게이트가 조합논리 회로를 이용하여 입력값에 대한 출력값을 도출하는 활동’을 스스로 잘 해내지 못해 쉬는 시간을 이용하여 교사에게 질문하였고, 배운 것을 토대로 자신이 각 게이트에 ... 겨울방학 방과후학교에서 국어, 영어, 수학 등의 과목을 각각 수강함.예문 4‘정보 통신과 신소재’ 단원의 컴퓨터의 논리 회로와 관련된 교과서에 있는 창의 인성 활동 중 ‘여러 개의 ... 조사하면서 유전자 재조합 과정과 유전자 재조합 식물 생산 과정을 정확히 이해하는 등 활동에서 배운 내용을 학습에 적용하는 등 창의적인 모습을 보임.
    리포트 | 5페이지 | 3,000원 | 등록일 2022.11.02
  • 중앙대 아날로그 및 디지털 회로 설계 실습 3학년 2학기 전가산기(4-bit adder) 예비
    (D) XOR gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계한다.식을 xor에 맞게 묶었다.S= bar{A} ` bar{B} `C _{i`n} + bar{A} `B ... 아날로그 및 디지털회로 설계 실습11주차 예비: 2-bit Adder 회로 설계전자전기공학부20160000 하대동고릴라1. ... (E) 설계한 회로중 하나를 선택하여 2Bit 가산기 회로를 설계한다.앞의 전가산기의 carry out은 뒤 전가산기의 carry in이 된다.
    리포트 | 3페이지 | 1,500원 | 등록일 2020.12.23
  • 결과보고서(4) Counter 카운터
    실험 결과, 0000에서 0100까지 카운트 되고 다시 재순환되어 결과가 반복되었다.이번 실험을 통해서 조합논리회로와 순서논리회로에 대한 대표적인 응용회로인 카운터에 관해서 카운트-업 ... 1Hz에 선을 연결시켜 주고Q _{3} SIM Q _{0}의 논리상태를 측정하였다. ... 예비보고서에 기술한 순서에 의해서,PR을 0 → 1로 한 후,CLK에 클럭 펄스를 하나씩 트리거 시키기 위해 이는 오른쪽에 1Hz에 선을 연결시켜 주고Q _{3} SIM Q _{0}의 논리상태를
    리포트 | 8페이지 | 2,000원 | 등록일 2020.10.14
  • 현재 개발 중인 양자 컴퓨터의 원리 및 정의, 개발현황, 해결해야할 난제, 성공가능성
    양자 컴퓨터양자컴퓨터의 필요성 컴퓨터에 사용되는 반도체 칩의 미세한 회로들에 전류가 흐르느냐 , 흐르지 않느냐에 따라 0 과 1 의 신호로 구분하고 , 이 신호들을 조합하여 연산을 ... 수행할 수 있다 .양자컴퓨터의 종류 Gate 방식 양자 컴퓨터 큐빗에 대해 양자 로직 게이트 연산 작용을 통해 양자 상태를 변경시킴으로써 양자 계산을 수행하는 것으로 기존컴퓨터의 논리 ... 그런데 반도체 칩 내 회로가 10 나노미터 수준까지 축소되면서 회로에 흐르는 전자들이 양자터널효과를 경험하는 현상에 노출되었다 .
    리포트 | 16페이지 | 2,500원 | 등록일 2022.04.24
  • 아이템매니아 이벤트
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 16일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
12:43 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대