• 통큰쿠폰이벤트-통합
  • 통합검색(248)
  • 리포트(214)
  • 시험자료(28)
  • 자기소개서(3)
  • 방송통신대(3)

바로가기

방송통신대 - 2024 방송통신대 리포트 및 과제물 업데이트, 중간고사/기말고사자료

"패리티검사기" 검색결과 21-40 / 248건

  • 데이터 통신 및 컴퓨터 통신 10판 / 성진미디어 / 6장 복습문제
    Redundancy Check)는 순환중복검사의 약자로, 매우 강력하고 가장 흔한 오류 검출 기법의 하나이다.K-비트 블록 데이터 또는 메시지가 주어지면 송신기는 프레임 검사열이라는 ... n-k비트열을 생성하여, 최종 n비트의 프레임이 미리 정해져 있는 어떤 숫자로 나누어 떨어지게 된다.수신기는 수신 프레임을 같은 숫자로 나누어 나머지가 없으면 오류가 없는 것으로 ... 복습문제6.1패리티 비트는 가장 간단한 비트 오류 검출방식으로, 비트 값의 문자 1의 개수가 짝수인지 홀수인지 확인하기 위해 각 7비트 IRA문자에 추가되는 비트이다.6.2CRC(Cyclic
    리포트 | 4페이지 | 1,000원 | 등록일 2020.12.21 | 수정일 2022.09.15
  • 주어진 5개의 문제중 3개를 선택해서 푸는 정보통신개론 총괄과제
    기수 패리티는 홀수 패리티이다. 부호화된 비트열 전체에 1의 개수가 홀수가 되도록 패리티 검사 비트를 추가하는 것이다. ... 00001100100101 000100 001100101001 01100100011그래서 나머지 값 0011을 붙여서 전송하면 되겠다.이제 수신측에서 전송 데이터가 오류가 있는지 없는지 검사를 ... 먼저 부호화기 구조를 그려보자.소스 에서부터 나오는 데이터가 1100 일 때 부호기에서의 출력을 구해보자.start stateinputend stateoutput000000000110100100010011100010001111011101110010111111111
    리포트 | 8페이지 | 3,000원 | 등록일 2020.11.16 | 수정일 2020.11.24
  • 서울대학교 일반대학원 전기정보공학부 연구계획서
    통합된 Cryo-CMOS 컨트롤러 IC 연구, 레이저 도핑을 통한 MoTe2 전계 효과 트랜지스터의 전하 캐리어 극성 변환 연구, 윈도우 복호 복잡도 제한 하의 공간결합 저밀도 패리티 ... 검사 부호 성능 분석 연구, 조정 가능한 그래핀 전극을 갖춘 이중 채널 WS2/WSe2 이종구조 연구 등을 하고 싶습니다.저는 또한 멀티드롭 메모리 인터페이스를 위한 반사 자체 취소 ... 예측 및 최적화 연구, 멀티드롭 메모리 인터페이스를 위한 DFE 강화 위상차 변조 신호 연구, 고반사 채널을 위한 20탭 DFE를 갖춘 7.8Gb/s 2.9pJ/b 단일 종단 수신기
    자기소개서 | 2페이지 | 3,800원 | 등록일 2023.09.03
  • 대구경북과학기술원(DGIST) 디지스트 일반대학원 전기전자컴퓨터공학과 자기소개서 연구계획서
    전기전자컴퓨터공학과에 진학을 한 다음에 ConvMapSim: PIM 배열에 대한 컨벌루션 가중치 매핑 모델링 및 시뮬레이션 연구, OpenCL 지원 슈퍼컴퓨터용 초병렬프로세서 연산가속기 ... 검사 부호를 이용한 분산 소스 부호화 및 복호화 방법 연구, 신뢰성이 높은 3D 채널 메모리와 손가락 동작 추적을 위한 뉴로모픽 감각 시스템에서의 응용 연구 등을 하고 싶습니다.3 ... 룩업테이블 기반의 컴퓨터 생성 홀로그램의 병렬화 연산 구현 연구, 분자 통신을 위한 농도 및 위치 기반 하이브리드 변조 방식 연구, 고속병렬컴퓨터 시스템 진단 방법에 관한 연구, 저밀도 패리티
    자기소개서 | 2페이지 | 3,800원 | 등록일 2024.09.09
  • [정보통신개론]다음과 같은 (12 8) 해밍 코드에서 기수 패리티라고 가정하고 해밍비트( 1 2 3 4)을 결정하는 방법에서 정보 비트를 이용하는 방법과 비트 구성열을 이용하는 방법을 사용하여 패리티 비트를 구하시오.
    최대 2 비트 오류 검출 가능ㅇ 오류정정능력 : tc ≥ (dmin - 1)/2 ≥ (3-1)/2 = 1- 잉여 패리티검사비트가 (n-k)인 3개 비트가 추가되므로, ... 감지 할 수 있지만 수정할 수는 없습니다. (4,1) 반복 (각 비트가 4 번 반복됨)은 거리가 4이므로 3 비트 뒤집기는 감지 할 수 있지만 수정할 수는 없습니다. ... 정보비트를 이용하는 방법정보 비트가 1인 십진수를 2진수로 바꾸면10진수2진수기수 패리티이기 때문에 1의 개수를 헤아리고홀수개면 0을 짝수개면 1을 패리티로 추가하여홀수개로 맞춘다.3001150101701111110110101P3P2P1P02
    리포트 | 5페이지 | 9,000원 | 등록일 2020.11.29 | 수정일 2020.12.15
  • SoC 보고서 - 1.동기통신(PS2)
    그래서 처음 START 인식은 DATA의 falling edge를 검사해서 인식한다. 그 이후의 DATA 수신은 CLK의 rising edge마다 검사한다. ... PARITY를 검사해서 이상이 있다면 받은 데이터는 폐기하고 재전송을 요청한다. ... 선을 많이 사용하기 때문에 제품의 크기가 커지고 비싸지는 다는 단점이 있지만, 빠르게 데이터를 전송할 수 있다.
    리포트 | 22페이지 | 2,500원 | 등록일 2021.09.23
  • 디지털 논리회로(생능출판, 김종현) 2단원 정리
    대한 패리티 비트를 추가하여 이중으로 오류를 검사하는 경우에 사용됨(2) 해밍 코드- 패리티 비트를 이용하는 경우에, 수신한 데이터에 오류가 있는 것으로 확인되었다는 것은 8비트 ... 0101인 경우- 만약 전송 과정에서 한 비트에 오류가 발생하였을 때, 오류 여부를 검사하는 방법: 수신된 데이터에 대해 앞에서와 같은 방법으로 짝수 패리티들을 구하되, 해당 패리티 ... 것이 ‘해밍 코드’방식임- 데이터 비트의 수에 따라 다수의 패리티 비트(검사 비트라고도 부름)들을 추가하여 오류가 발생한 비트의 위치를 찾는 방식임- 이 방식에서 필요한 패리티 비트의
    시험자료 | 16페이지 | 3,000원 | 등록일 2020.11.09
  • 통신 프로토콜 정리 레포트
    ARINC는 오류 검사로홀수 패리티를 사용하여 정확한 데이터 수신을 보장한다.각각의 워드에서 전송된 로직 1의 수는 홀수이고 비트 32는 홀수 카운터를 얻기 위해설정되거나 클리어 된다.ARINC429는 ... 경우 오류를 검출하기 위해 사용한다.패리티의 종류는 짝수 및 홀수 방식과 사용하지 않는 경우가 있다.패리티 비트는 데이터 길이가 7인 경우에 8번째 비트를 패리티 비트로 이용한다.그런데 ... 스타트 비트고정되어 있으나, 스톱비트는 1과 1.5, 2비트중 하나를 선택한다.3) 패리티이것은 데이터를 전송할 때 데이터에 패리티 비트를 추가하여 외적인 방해에의해 오류가 발생했을
    리포트 | 16페이지 | 1,500원 | 등록일 2020.08.15
  • 컴퓨터 활용능력 1급 필기 정리노트
    : 에러 검출만 가능, 교정은 못함* 해밍코드 : 에러 검출 및 교정가능* 유니코드 : KS X 1005+1, 모든 문자 2바이트 표현, 국제표준코드* BSC검사 : 패리티 단점을 ... 보완한 검사 ... -1세대 진공관, 자기드럼 : 일괄처리, HW개발-2세대 트렌지스터 TR : 실시간처리, 고급언어, 운영체제-3세대 집적회로 IC(크기는 작아지고, 내용은 많이 입력되게 한다) :
    시험자료 | 53페이지 | 2,500원 | 등록일 2020.12.22 | 수정일 2022.02.22
  • 컴퓨터구조론 5판 6장 연습문제
    쓰기’, ‘새로운 패리티 쓰기’의 총 네 번의 디스크 액세스 동작들이 필요합니다.11.어느 한 디스크에 결함이 발생하면, RAID 제어기가 내부 회로를 이용하여 그 디스크의 번호를 ... 시간을 전혀 소모하지 않고도 높은 신뢰도를 얻을 수 있다는 것이고, 가장 중요한 단점은 가격이 높다는 것입니다.8.RAID-2는 오류가 발생한 비트의 위치를 검출하기 위해 많은 수의 검사 ... 때마다 패리티 디스크가 반드시 두 번씩 액세스되어야 해서 패리티 디스크에 액세스들이 집중되기 때문에 병목 현상이 발생하여 성능이 저하되는 문제가 있습니다.
    시험자료 | 4페이지 | 1,500원 | 등록일 2020.06.29
  • 데이터통신 ) 데이터 전송의 제어 절차 5단계를 순서대로 나열하고 설명하시오. 1. 데이터 전송의 제어에 대해 설명하시오. 2. 절차 5단계를 순서대로 나열하고 설명하시오.
    오류 검출 방식은 패리티 검사, 블록 합 검사, 순환 중복 검사인 CRC 체크 섬 등이 있다. ... 디지털 데이터를 변조기를 통해 아날로그 신호로 바꿔 전송 후 복조기에서 다시 디지털 데이터로 변환시키다. ... 종류에는 오류 무시, 반향 검사 방식, 오류 검출 방식, 오류 검출 후 재전송, 전진 오류 수정이 있다.
    리포트 | 5페이지 | 5,000원 | 등록일 2023.12.12
  • Triple DES(c언어) report 보안 보고서 프로그램 프로그래밍 언어 보고서(고려대)
    이 키들은 64비트의 길이를 가지며, 이 중 56비트는 실제 키 데이터를 담당하고, 8비트는 패리티 비트로 구성된다. 패리티 비트는 데이터 무결성을 검사하는 데 사용된다. ... 32비트 데이터는 추가적인 연산을 거쳐 암호화 프로세스의 일부로 사용된다.프로그램 데이터 설명_DES 알고리즘의 핵심요소BLOCK_SIZE: 이 값은 8로 설정되어 있으며, 블록 크기를 ... 값으로만 이루어진 데이터인 경우*dataSize = 0;}else {*dataSize = i + 1;}}만약 i가 0보다 작은 경우, 패딩 값으로만 이루어진 데이터이므로 데이터 크기를
    리포트 | 32페이지 | 4,000원 | 등록일 2024.01.19
  • 정보처리기능사 필기 내용정리(1~4과목)
    데이터 통신데이터 통신의 목적신속 정확한 정보의 전달 및 정보지원의 공유 및 이용데이터 통신의 교환방식회선, 메시지, 패킷회선 교환망(Circuit Switching)컴퓨터와 단말기, ... 체크(parity check)코드에 여분의 비트를 검사비트로 첨가하여 착오를 검출데이터의 한 단위를 표시하는 비트들 중 “1 bit”의 개수를 반드시 짝수 또는 홀수개 가 되도록 ... -1)/2: 같은 비트 수를 갖는 2진 부호 사이에 대응되는 비트값이 일치하지 않는 개수IF 최소 해밍거리가 6일 때, 6≥ 2(2)+1 ⇒ 최대 오류개수a=2(2비트 오류 수정)패리티
    시험자료 | 74페이지 | 6,000원 | 등록일 2023.04.08 | 수정일 2023.06.15
  • OSI 계층 정리
    :1의 수가 짝/홀수로 맞춤,수직/수평(패리티복수)패리티-군계수검사:1블록내 각행의 1의수를 2진수로 부가-CRC:FCS를 프레임뒤에 부가,생성다항식사용,집단오류검출가능4)전진에러수정 ... 전송할 때 효과적이다.전송오류제어1)오류발생원인:기게적/전기적,회선잡음/감쇠/왜곡,회선의 순간단선 등2)오류제어평가:재송률,누락률,비트오류율,블록오류율,문자오류율 등3)오류검출기법-패리티검사 ... 전송하기 전에 논리적인 연결을 먼저한다.호출요구를 하고 호출수신 패킷을 주고 받아서 연결하는 것은 가상회선이라 한다.회선교환처럼 사용하지만 교환기에 패킷이 일시적으로 저장된다.
    리포트 | 10페이지 | 1,000원 | 등록일 2020.02.11
  • 한양대 융합전자공학부(융전) 최초 합격 자기소개서
    데이터가 어떤 과정을 거쳐 전송되고 어느 부분에서 오류가 발생하는지 알 수 있었고, 패리티 검사와 같은 실습을 통해 오류 검출 방법에 대해 배웠습니다. ... 주파수 스펙트럼에 따른 신호 크기의 변화를 확인하고 신호의 변조방식과 대역폭에 대해 이해할 수 있었습니다. ... 컴퓨터 네트워크 과목을 미리 접함으로써 앞으로 배울 통신 시스템의 이해도는 더욱 높아질 것입니다.전파통신실험 과목을 통해 스펙트럼 분석기를 이용한 전파환경 측정 실험을 한 경험이 있습니다
    자기소개서 | 4페이지 | 10,000원 | 등록일 2022.12.29
  • 데이터 링크의 회선제어 기능과 흐름제어 및 오류제어 기법에 대하여 기술하시기 바랍니다.
    각 데이터 단위 내에서 각 위치에 대응하는 비트들은 각 위치의 패리티 값을 구하기 위해 LRC 발생기를 통과한다.(3) 순환 중복 검사(CRC: Cyclic Redundancy Check ... LRC 오류 검출 기법에서는 이미 결정된 VRC 패리티 비트를 포함한 데이터 단위를 하나의 블록으로 묶는다. ... )1의 개수를 카운트 하는 VRC와 LRC와는 다르게 중복 순환 검사에서는 이진 나눗셈을 기반으로 한다.
    리포트 | 12페이지 | 8,000원 | 등록일 2020.09.21
  • 레지스터의 역할과 종류를 설명하시오. 시스템 프로그래밍 과제점수 15점 만점을 받은 자료입니다.
    또한, 기억장치에서 발생한 오류를 검사하기 위해서 상태 레지스터의 패리티 비트를 사용한다.다. ... 플래그 레지스터프로그램의 현재 상태나 조건을 검사하는데 사용되며, CPU 동작 중에 특정한 상태가 발생하였음을 나타내는 레지스터이다. ... 누산기를 통해 얻은 결과값은 MBR을 통해 주기억장치로 이동된다.라.
    리포트 | 4페이지 | 2,000원 | 등록일 2024.01.25
  • 운영체제 입출력 시스템 레포트
    )3) 버퍼링을 이용하여 전송속도 조절 : 입출력장치의 속도가 느리므로 데이터를 입출력 모듈에 일시 저장했다가 적절한 속도로 주변장치로 보낸다.4) 오류 검출 : 오류 검출 코드(패리티 ... 입출력 데이터와 주소 레지스터를 입출력 모듈과 연결한 형태, 한 워드씩 전송, 자신보다 느린 입출력상태 확인을 위해 입출력 모듈의 상태를 점검(폴링)*폴링 : 상태 비트를 주기적으로 검사하여 ... 레지스터 등 내부 저장장치와 물리적 입출력장치 사이의 이진 정보를 전송하는 방법3) 입출력 채널 : 입출력 모듈이 프로세서를 대신해 입출력과 관련한 복잡한 일을 처리4) 입출력 제어기
    리포트 | 4페이지 | 1,000원 | 등록일 2023.03.07
  • 텀프로젝트 RC카 마이크로프로세서 Atmega128
    내장 (9600, 115,200bps 등)- 짝수 또는 홀수 패리티 검사기능을 하드웨어로 지원(Error Check)- 시작비트 검출과 디지털 저대역 필터 등과 같은 잡음제거 기능 ... 즉, 아날로그 신호를 디지털 신호로 바꾸는 변환기이다. 반대로 D/A 변환기는 디지털 신호를 아날로그 신호로 변환한다. ... 전송부에서는 UDR 레지스터에 저장된 데이터를 패리티 비트와 함께 전송할 것인지 그냥 전송할 것인지 정하게 된다.
    시험자료 | 32페이지 | 10,000원 | 등록일 2023.12.15
  • 멀티플렉서를 이용한 조합논리 결과보고서 A+
    실험목적멀티플렉서를 이용하여 비교기와 패리티 발생기를 설게하고 그 회로를 시험한다.2 x N 입력의 진리표를 수행하기 위해 N입력 멀티플렉서를 이용한다.2. ... Select가 없으면 인풋 그대로 전달되지만 select의 존재로 인해 인풋이 전달될지 한번 더 검사하는 셈이다.MUX로 구현된 그림은 다음과 같다왼쪽 그림은 오른쪽 그림은 간단히
    리포트 | 7페이지 | 1,000원 | 등록일 2020.03.05 | 수정일 2020.03.11
  • 아이템매니아 이벤트
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 15일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
11:22 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대