• 통큰쿠폰이벤트-통합
  • 통합검색(1,284)
  • 리포트(1,272)
  • 자기소개서(9)
  • 시험자료(3)

"pspice 커패시터" 검색결과 381-400 / 1,284건

  • 서강대학교 전자회로실험 - 실험 4. OP 앰프 기본 원리 및 앰프 응용 회로 결과 보고서
    저주파에서 주파수가 증가할 때 증폭률이 증가하는 짧은 구간이 나타나는데, 이는 주파수가 증가함에 따라 실험 회로의 입력 교류 전압원과 연결된 커패시터의 임피던스가 감소하게 되고 이로 ... (의 주파수(Hz)(100 mV )Pspice실험Pspice실험Pspice실험Pspice실험1000.958V-9.580.451V-4.511 k1V-100.469V-4.6910 k1.635V ... (V)(V) .= -= +Pspice실험계산Pspice실험1047+1-4.699-5.104-4.7-4.699-5.10410100+1-9.997-10.05-10-9.997-10.054.747
    리포트 | 19페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 중앙대 전기회로설계실습 8.인덕터및RL회로의과도응답 결과보고서
    PC의 EXCEL, 또는 PSPICE를 사용하여 계산된 파형을 그리고 제출하라. 실험결과와 계산결과를 정밀히 분석, 비교하라. ... 전류가 FG에서 저항을 지나 커패시터로 가지 못하고 CH1의 접지를 따라 다시 FG로 흘러 들어가 커패시터에 전압이 걸리지 않았기 때문이다. ... 커패시터 ? Function generator(-)의 순서로 연결하라. 실험 4.1에서 사용한 주파수를 사용하라.
    리포트 | 5페이지 | 1,000원 | 등록일 2020.09.09
  • 기초전기실험-결과보고서_DC14_Capactiors
    (c) PSpice를 이용해서 회로를 그렸습니다. ... 측정해보며 커패시터와 관련된 공식을 직접 확인해 보는 실험이었다.Part1에서는 커패시터가 state-state 상태일 때 얼마나 전압이 걸리나 알아보았는데, 이상적인 커패시터가 ... (g) 그래프를 살펴보면 커패시터의 전압은 처음엔 큰 증가율을 보이며 증가하다가 12V에 다다라서는작은 증가율을 보이며 증가하는 것을 알 수 있다.이것을 통해 커패시터가 충전됨을 알
    리포트 | 11페이지 | 1,000원 | 등록일 2020.10.03 | 수정일 2020.10.05
  • [중앙대 전자회로설계실습]설계실습 10(Oscillator 설계) 예비보고서
    설계실습 10(Oscillator 설계) 실습계획서201xxxxx 홍길동6조 : 홍길동 xxx xxx실험날짜 : 20190520제출날짜 : 201905203.1 ORCAD PSPICE를 ... 커패시터가 충전되면서 vc=v-가 점점 증가하다가 v-=βL+가 되면 출력전압은 L-로 바뀌게 된다. ... 출력전압이 L+인 경우, 출력단자는 R과 C를 통해 접지되어 있으므로 출력전압은 커패시터 C를 충전시킨다.
    리포트 | 4페이지 | 1,000원 | 등록일 2020.01.02
  • 2019학년도 3학년 1학기 중앙대 전자회로설계실습 10. Oscillator 설계 예비
    검정): 4개Breadboard (빵판): 1개점퍼 와이어 키트: 1개Op-Amp : UA741CP: 2개저항 (1 ㏀, 1/2W): 4개가변저항 (5 ㏀, 1/2W): 2개세라믹 커패시터 ... (B) PSPICE를 이용하여 위에서 설계한 oscillator의 vo, v+, v-의 파형을 제출하라. 또한, T1, T2, VTH, VTL의 값을 제출하라. ... 설계실습 계획서3.1 OrCAD PSPICE를 사용한 Oscillator의 설계(A)L _{+} `=-L _{-} `=`12`V, R1=R2=1㏀, C=0.47㎌으로 주어진 경우,
    리포트 | 5페이지 | 1,000원 | 등록일 2019.09.21
  • [텀프] 아날로그회로설계(op-amp) 텀프로젝트 전자피아노
    시뮬레이션 및 실험결과 분석회로도 설명 부분에서 설명한 것과 같이 구형파와 가변저항을 이용하여 각 계이름별로 정해져있는 주파수 값을 맞춰 주었습니다.음향으로 나오는 실험이기 때문에 PSpice ... OP-AMP의 출력이 나오게 되는데 우측의 파형을 보게되면 커패시터에 의하여 전압이 바뀌는 것을 볼 수 있는데 커패시터가 충전을 할때 HIGH값이 되고 방전 됬을때는 LOW 값인 것을 ... 즉 커패시터의 충방전으로 구형파를 만들 수 있다. 더 자세히 말하자면 출력부분에 전압이 (+)단자와 (?)
    리포트 | 13페이지 | 4,000원 | 등록일 2019.12.30 | 수정일 2020.10.20
  • 충북대 전자회로실험 실험 8 MOSFET 공통 소스 증폭기 예비
    결합 커패시터(C _{G},��C _{D})는 소신호 등가회로 해석에서 저항을 0으로 간주하고 연결한다. ... MOSFET에 소신호(Small Signal)를 입력하기 위해서는 결합(Coupling) 커패시터(C _{G},��C _{D})가 필요하다. ... DC 바이어스가 인가된 공통 소스 증폭기 공통 소스 증폭기 (a) AC 특성 (b) Transient 특성(1) PSpice를 이용하여 과 같이 공통 소스 증폭기 회로를 구성하고,
    리포트 | 15페이지 | 2,000원 | 등록일 2022.03.03 | 수정일 2022.03.07
  • 전자공학실험 6장 공통 이미터 증폭기 A+ 예비보고서
    이득을 구하고, 이를 실험에서 확인하고자 한다.2 실험 기자재 및 부품DC파워 서플라이, 디지털 멀티미터, 오실로스코프, 함수 발생기, Q2N4401(npn형 BJT) 1개, 저항, 커패시터3 ... 따라서 v_o의 크기가 같은 상황에서 r_o가 증가하면 g_m이 작아져야 하고, 따라서 r_o는 컬렉터 전류에 반비례한다.(2) 실험회로 1([그림 6-8])에서 PSpice를 이용하여 ... 0.0087/8u=1.74kohm 이 나옴을 확인할 수 있다.(4) 실험회로 1에서 제시된 공통 이미터 증폭기의 전압 이득, 입력 임피던스 및 출력 임피던스를 이론적으로 계산하고, PSpice
    리포트 | 17페이지 | 1,000원 | 등록일 2024.04.09
  • 전자공학실험 17장 능동 부하가 있는 공통 소오스 증폭기 A+ 예비보고서
    수식을 통한 계산과 더불어 PSpice등의 모의실험 툴을 이용해서 검증하시오. ... 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다.2 실험 기자재 및 부품DC 파워 서플라이, 디지털 멀티미터, 오실로스코프, 함수 발생기, 2n7000(NMOS)1개, 저항, 커패시터 ... , FQP17P10(PMOS) 2개 (단, PSpice 모의실험은 FDC6322CP 사용)3 배경 이론[그림 17-1]은 전류원 부하를 PMOS 트랜지스터M_2를 이용하여 구현한 공통
    리포트 | 13페이지 | 1,500원 | 등록일 2024.04.09
  • 전자회로설계실습 6번 예비보고서
    (G) 모든 커패시터의 용량을 10uF으로 하고 지금까지 구한 저항 값을 사용한 CE증폭기에 100kHz, 20mVpp 사인파를 입력하였을 때의 출력 파형을 PSPICE로 Simulation ... 입력 신호의 크기를 줄이기 위하여 단자와 접지 사이에 50Ω보다 작은 저항 를 연결한 회로에 대하여 가 95% 이상이 되도록 저항을 PSPICE로 구한다. ... Overall Voltage Gain은 작아지나 Amplifier Gain은 변하지 않는다. (2차 설계 완료)모든 Node의 전압과 branch 전류가 나타난 회로도와 이때의 출력 파형을 PSPICE
    리포트 | 8페이지 | 1,000원 | 등록일 2024.08.16
  • 실험 11_공통 소오스 증폭기 예비 보고서
    커패시터3 배경 이론공통 소오스 증폭기[그림 11-1]과 같은 기본적인 공통 소오스 증폭기에서 입력(v _{t})은 게이트-소오스 전압 (V _{GS})이고, 출력(v _{o})은 ... [그림 11-4] 바이어스 회로를 포함한 공통 소오스 증폭기 회로(실험회로 2)[그림 11-6] PSpice 모의실험을 위한 공통 소오스 증폭기 회로도[그림 11-6]은 PSpice ... [그림 11-7] 공통 소오스 증폭기의 전압 전달 특성 곡선[그림 11-8] 공통 소오스 증폭기의 PSpice 모의실험 결과[그림 11-8]은 공통 소오스 증폭기의 PSpice 모의실험
    리포트 | 18페이지 | 2,000원 | 등록일 2023.01.25
  • 전자공학실험 14장 캐스코드 증폭기 A+ 예비보고서
    대해서도 공부하고, 실험을 통하여 동작을 확인한다.2 실험 기자재 및 부품-DC파워 서플라이, 디지털 멀티미터, 오실로스코프, 함수 발생기, 2N7000(NMOS) 1개, 저항, 커패시터3 ... 값 (PSpice 결과)V_G1 전압V_G2 전압V_G3 전압I_D1전류M1의동작 영역3k2V2V0 V2.3459mA포화영역[표 14-1] 캐스코드 증폭기의 DC 조건입력 전압(VGG ... 시뮬레이션 결과 vO = 6.036V이고, 이때 RD=21.5Ω이 된다.(2) 실험회로 1에서 PSpice를 이용하여 전압 이득, 입력 임피던스 및 출력 임피던스를 구하시오.ㄴvin의
    리포트 | 17페이지 | 1,500원 | 등록일 2024.04.09
  • [A+]중앙대 전자회로설계실습 예비보고서 설계실습2. Op Amp의 특성측정 방법 및 Intergrator 설계
    integrator circuit을 이용한 offset voltage 측정: 입력저항이 100 Ω 이고 C=100 µF인 Miller integrator circuit에 스위치를 커패시터에 ... 병렬로 연결하여 스위치가 끊어지는 순간의 파형을 PSPICE를 이용하여 제출하고 스위치가 끊어지고 난 뒤 5초 후의 값을 통해 offset voltage를 계산한다. ... (offset 전압은 PSPICE상에서 모델링 되어있지 않기 때문에 20 mV의 DC 전압으로 설정)  ∴  Switch open 시간을 1s로 두고 설치하였으며
    리포트 | 10페이지 | 1,000원 | 등록일 2021.12.24 | 수정일 2022.01.10
  • 아주대학교 기초전기실험/기전실/ 실험 DC 14 15 결과보고서
    -Pspice 라이020} TIMES 100%=0.200%V _{2} (쇼트 상태)0.000V0.065V{LEFT | 0.065-0.000 RIGHT |} over {0.065} TIMES ... 100%=100%(D) 커패시터에 저장된 에너지를 계산하라이러한 상황에서 커패시터에는 앞서 이론에서 다룬 바와 같이w= {1} over {2} C`V ^{2} 공식에 따라,W= { ... (E) 전원을 제거한 상태에서 커패시터에 가해지는 전압의 크기는 얼마인가?
    리포트 | 10페이지 | 1,000원 | 등록일 2021.07.01
  • [예비보고서] 설계실습 6. Common Emitter Amplifier 설계
    amplifier의 입력저항 을 구하라.(1차 설계 완료)라 하면BJT의 Base로부터 본 입력저항 이므로, 설계한 Common-Emitter amplifier의 입력저항(G) 모든 커패시터의 ... 입력신호의 크기를 줄이기 위하여 단자와 접지 사이에 50Ω보다 작은 저항 를 연결한 회로에 대하여 가 95%이상이 되도록 저항을 PSPICE로 구한다. ... 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. 출력전압의 최댓값(, 최솟값(은 얼마인가?
    리포트 | 8페이지 | 1,000원 | 등록일 2022.06.30
  • 기초전자실험 - 19장 공통 이미터 증폭기 설계
    커플링/ 바이패스 커패시터 선정 - 교류신호를 증폭하는 경우 직류전압과 무관하게 하기 위해 커플링 커패시터를 사용 2πfc(R1 R2) > 커패시터 용량 - 에미터 가 되도록 설정15 ... 설계한 회로를 테스트하기 위해 PSpice 또는 Microcap Ⅱ를 사용할 수 있다. 2N3904 (또는 등가) 트랜지스터를 사용하며, 실제 규격은 다음과 같다.beta `=`100 ... 중간 주파수 대역인 f =1kHz에서는 커패시터 값으로 C1 = C2 = 15 ㎌ 와 CE = 100 ㎌이 적당하다.
    리포트 | 14페이지 | 2,000원 | 등록일 2023.02.19
  • 기초전자실험 with PSpice 실험17 RC 및 RL 직렬회로
    , 저항에서 전압과 전류는 동상이므로, 저항의 전압과 커패시터의 전압은 90°(커패시터가 지상)의 위상 차이가 난다. ... 보였다.(6-6) 에서 임피던스 Z의 이론값과 실험값을 비교하고, [%]오차를 계산하라.계산한 임피던스 Z는 5011.6[Ω]으로 이론값과는 3.01[%]의 오차를 보였다.(6-7) PSpice시뮬레이션의 ... .◆ RC 직렬회로와 RL 직렬회로의 전압 위상차를 오실로스코프로 측정한다.(2-1) RC 직렬회로아래의 그림은 RC직렬회로이다.이 직렬회로에서 저항과 커패시터에 흐르는 전류는 동일하고
    리포트 | 13페이지 | 1,500원 | 등록일 2022.11.08
  • 전기전자공학실험-공통 이미터 증폭기 설계
    커플링/ 바이패스 커패시터 선정 - 교류신호를 증폭하는 경우 직류전압과 무관하게 하기 위해 커플링 커패시터를 사용 2πfc(R1 R2) > 커패시터 용량 - 에미터 가 되도록 설정15 ... 설계한 회로를 테스트하기 위해 PSpice 또는 Microcap Ⅱ를 사용할 수 있다. 2N3904 (또는 등가) 트랜지스터를 사용하며, 실제 규격은 다음과 같다.beta `=`100 ... 중간 주파수 대역인 f =1kHz에서는 커패시터 값으로 C1 = C2 = 15 ㎌ 와 CE = 100 ㎌이 적당하다.
    리포트 | 14페이지 | 2,000원 | 등록일 2023.02.14
  • 실험 20_차동 증폭기 기초 실험 예비보고서
    amplifier)는 출력이 단일한 단일 증폭 회로(single-ended amplifier)에비하여 노이즈와 간섭에 의한 영향이 적고, 바이패스(bypass) 및 커플링(coupling) 커패시터를 ... [그림 20-11] 차동 증폭기 회로(실험회로 2)[그림 20-12] PSpice 모의실험을 위한 차동 증폭기의 회로도[그림 20-12]는 [그림 20-11]의 회로를 PSpice로 ... [그림 20-14] PSpice를 이용한 차동 증폭기의 전압 이득 모의실험 결과5 실험 절차1.
    리포트 | 15페이지 | 2,500원 | 등록일 2023.01.31
  • Oscillator 설계 예비보고서
    잭-집게 연결선 (검정)4개Breadboard (빵판)1개점퍼 와이어 키트1개Op-Amp : UA741CP2개저항 (1 kΩ, 1/2W)4개가변저항 (5 kΩ, 1/2W)2개세라믹 커패시터 ... 설계실습 계획서3.1 OrCAD PSPICE를 사용한 Oscillator의 설계(A)L _{+} `=`-L _{-} `=`12V,`R _{1} `=`R _{2} `=`1kΩ,`C`= ... {2} TIMES (-1)}OVER{1-{1} over {2}}=0.5msR=0.005`/`(0.47 TIMES 10 -6} ) TIMES ln3} image 968.34Ω(B) PSPICE
    리포트 | 8페이지 | 1,500원 | 등록일 2021.06.18
  • 아이템매니아 이벤트
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 15일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
1:08 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대