• 통큰쿠폰이벤트-통합
  • 통합검색(2,305)
  • 리포트(2,232)
  • 자기소개서(39)
  • 시험자료(20)
  • 방송통신대(7)
  • 논문(5)
  • 서식(1)
  • ppt테마(1)

"논리회로실험 10" 검색결과 41-60 / 2,305건

  • 논리회로실험 예비보고서8
    실험에 대한 이론·Counter상태들을 주기적으로 순환하는 순서회로로, 출력 형식에 따라 다양한 counter가 존재하는데 가장 널리 사용되는 카운터는 n비트 2진 counter이다 ... 위와 같은 회로를 구성한다.② AND gate의 3개의 출력결과를 확인한다. ... 9. to avoid injuring others, their property, reputation, or employment by false or malicious action;10
    리포트 | 7페이지 | 1,500원 | 등록일 2020.09.18
  • 광운대학교 전기공학실험 실험6. 논리조합회로의 설계 결과레포트 [참고용]
    실험논리조합회로의 설계2. 실험 개요논리게이트 조합을 통해 보다 복잡한 논리적 함수관계를 구하는 연습을 진행하며, 이를 통해 논리함수를 효율적으로 단순화 시킨다. ... 실험 5에서 10~15에 해당하는 1111을 입력하니, LED는 켜지지 않았다. ... 또한 조합논리회로 설계를 직접 해보며 가산기의 회로를 구현하고 반가산기와 전가산기의 기본 동작을 이해함으로써 논리회로 조작능력을 함양한다.3.
    리포트 | 9페이지 | 1,500원 | 등록일 2024.01.02
  • 광운대학교 전기공학실험 실험3. 부울대수와 논리조합 예비레포트 [참고용]
    실험 명부울대수와 논리조합2. 실험 개요부울대수의 기본 공리와 정리를 이해하고 논리회로로 표현하여 간단화하는 방법을 익힌다. ... 예비보고서 문제 풀이7.8.9.10.6. 실험순서(1) 그림 6과 그림 7의 회로를 구성하여 스위치의 상태에 따라 LED 발광상태가 변하는 것을 확인하라. ... 그림 10논리게이트의 개수에 따라 대체가능한 방법을 구사하고 있다.
    리포트 | 11페이지 | 1,500원 | 등록일 2024.01.01
  • 5주차 결과 보고서 19장 논리회로 응용 및 Karnaugh Map (1)
    설계하시오.19장 논리회로 응용 및 Karnaugh Map 실험 보고서실 험 일학 과학 번성 명b) 실험을 위하여 주어진 수식 (8)을 그림 19.10~19.12의 TTL IC를 ... 19장 논리회로 응용 및 Karnaugh Map 실험 보고서논리식의 간략화 및 논리회로 구성 실험F= {bar{X}} {bar{Y}} {bar{Z}} + {bar{X}} YZ+ {bar ... 대수식의 실험을 위하여 그림 19.10~19.12의 TTL IC를 이용하여연결 도면을 설계하시오.
    리포트 | 7페이지 | 2,000원 | 등록일 2023.03.14
  • 시립대 전전설2 A+ 1주차 예비레포트
    실험 목적TTL을 이용한 디지털 논리 회로 구성을 이해하고 다음과 같은 내용을 포함하여 실험 및 설계 능력을 함양한다.OR 게이트 논리 회로 실험XOR 게이트 논리 회로 실험반가산기 ... 회로 실험전가산기 회로 설계1.2. ... 대해 논리적으로 동작하여 출력 신호를 생성하는 회로이다.2) 순차(sequential) 논리 회로입력의 조합만으로는 출력이 정해지지 않는 논리 회로로, 현재의 내부 상태와 입력에
    리포트 | 16페이지 | 2,000원 | 등록일 2024.09.08
  • 건국대학교 전기전자기초실험1 12주차 결과보고서 A+
    AND, OR, NOT 게이트 논리회로 실험실험에서는 미분기 회로의 동작을 실험적으로 확인하고 주파수 특성을 확인하고자 한다. ... NOR게이트를 이용한 OR, NOT 게이트 논리회로 응용실험실험에서는 NOR 게이트 IC소자를 이용하여 OR, NOT 게이트 논리회로를 구성하고 그 특성을 확인한다. ... 본 실험을 위하여 필요한 준비물은 다음과 같다.MC74AC08AN, IN74HC32AN, 74AC04AP, 다이오드 2개, 저항 10kΩ, 직류 전원공급장치, 전선, 오실로스코프AND
    리포트 | 29페이지 | 5,000원 | 등록일 2024.04.14 | 수정일 2024.04.22
  • [건국대학교 전기전자기초실험1 A+][2024 Ver] 13주차 - 예비레포트
    모의실험(1) 모의실험 1 – BCD 7-segment 디코더 모의실험아래는 BCD 7-segment 디코더인 SN74LS48의 회로도이다. ... 주어진 g의 논리식을 AND, OR, NOT 게이트 논리회로를 이용하여 구현하시오.AgCD AB0001111000001101110111XXXX1011XX①~⑦에서 구현한 a~g의 논리회로를 ... 전기전자기초실험1 예비보고서 – 13주차분반학과이름학번1.
    리포트 | 19페이지 | 5,000원 | 등록일 2024.08.10
  • 교류및전자회로실험 실험3 순차 논리 회로 기초 예비보고서
    순차 논리 회로 기초실험 개요디지털 논리회로 교과에서 학습한 순차 논리 회로의 동작을 아두이노를 이용해 되풀이해 보고, 패키지 소자들을 이용해 하드웨어 수작업으로 구현했던 과거 회로와 ... 참고 문헌[1] 광운대학교 전기공학과, 교류및전자회로실험, 10-11p.[2] 허경용, 『아두이노 바이블』, (파주 : 주식회사 제이펍, 2021)[3] 홍순관, 『기초전자실험 with ... 순서 논리회로는 출력을 입력쪽에 연결한 궤환(feedback) 회로를 가지고 있으며, 이를 통해 출력이 논리 동작에 영향을 미친다.
    리포트 | 8페이지 | 1,000원 | 등록일 2024.06.22
  • 전기및디지털회로실험 실험3 결과보고서
    전기및디지털회로실험결과레포트담당교수 :학과 :학번 :이름 :목차실험 명2실험 개요2실험 결과2결과 보고서9실험 고찰10실험실험 3. 부울대수와 논리조합2. ... 실험 개요(1) 부울대수의 기본 공리와 정리를 이해한다.(2) 부울대수식을 논리회로로 표현하고 간단화하는 방법을 익힌다.(3) 드모르강의 정리를 이해하고 부울대수에 활용하는 방법을 ... 이를 통해 게이트를 조합함으로써 원하는 기능을 수행하는 논리회로도를 구현할 수 있다.5.
    리포트 | 10페이지 | 1,000원 | 등록일 2024.03.12
  • 디지털 회로 실험 및 설계 - Multiplexer, DeMultiplexer 실험, JK Flip Flop 순차회로 실험 1
    논리상태 작성표 (Pspice 시뮬 결과 10us까지)InputOutputSELECTSTROBEG'YBAXXHX00L001L110L111L0실험4) 1-to-4 DeMUX를 74LS139로 ... 논리상태 작성표 (Pspice 시뮬 결과 10us까지)InputOutputSELECTSTROBEG'Y0Y1Y2Y3S1S0XXHXXXX00L011101L101110L110111L1110실험5 ... 논리상태 작성표 (Pspice 시뮬 결과 10us까지)InputOutputSELECTDataD3D2D1D0S1S0Y00000000010001010000001100101000000101010011000001111000실험3
    리포트 | 19페이지 | 3,000원 | 등록일 2023.09.22
  • 광운대학교 전기공학실험 실험3. 부울대수와 논리조합 결과레포트 [참고용]
    실험 명부울대수와 논리조합2. 실험 개요부울대수의 기본 공리와 정리를 이해하고 논리회로로 표현하여 간단화하는 방법을 익힌다. ... 10 측정결과(5) 예비보고서 5항의 두 회로를 구성하고 실험을 통해 진리표를 작성하라.그림 12 실험5 만능기판 사진도표 6 진리표ABCF이론값측정값오차000000001000010000011000100110101110110000111110그림 ... 고찰본 실험을 통해 확인 할 수 있는 것은 회로를 부울대수로 나타내고 부울대수조작을 통해 간단화 한 후 다시 회로로 나타내어 논리회로를 간단화 할 수 있다는 것이다.
    리포트 | 8페이지 | 1,500원 | 등록일 2024.01.01
  • 광운대학교 전기공학실험 실험1. 기본 논리게이트 결과레포트 [참고용]
    실험실험 2. 기본 논리게이트2. ... %00000011101011011000그림 21 측정결과실험 5~7 분석: 나머지 위의 실험 1~4에서와 같이 결과값을 분석했으며 위의 표를 통해 회로 구성이 올바르게 됐고, 논리게이트가 ... 실험 개요AND, OR, NOT, NAND, NOR, XOR 게이트의 기본 동작 원리 논리함수를 이해하고 실제 사용되는 기본 논리게이트 IC에 대해 익힌다.
    리포트 | 12페이지 | 1,500원 | 등록일 2023.12.29 | 수정일 2024.01.06
  • 전기및디지털회로실험 실험2 결과보고서
    전기및디지털회로실험결과레포트담당교수 :학과 :학번 :이름 :목차실험 명2실험 개요2실험 결과2결과 보고서10실험 고찰11실험실험 2. 기본 논리게이트2. ... 실험 고찰이번 실험에서는 논리게이트 실험을 통해 논리회로를 브레드보드에 결선함으로써 부울대수와 그에 대한 진리표를 확인하고, IC의 특성과 사용방법에 대해 알 수 있었다. ... 논리 다이어그램을 회로도로 어떻게 작성하는지를 제대로 학습하지 못하여 실험을 진행하는동안 실제 회로 결선에 곤란을 겪었다.
    리포트 | 12페이지 | 1,000원 | 등록일 2024.03.12
  • [건국대학교 전기전자기초실험1 A+][2024 Ver] 12주차 - 예비레포트
    즉, 이 회로는 2-입력 NAND 게이트의 동작을 수행하게 된다.논리 게이트 회로의 안정성을 높이기 위하여 RTL 및 DTL 회로를 개선한 것이 TTL 회로이다. ... (입력전압 A는 주기 10ms, 턴온 시간 5ms 인 구형파 전압원 1개를 사용하여, 아래 2가지 경우를 한번에 도시할 것)AY0V1V⑤의 결과와 모의실험 3. ... (회로 및 진리표 포함)↑ AND 게이트 ↑ OR게이트 ↑ NOT게이트(4) NAND 게이트로 AND, OR, NOT 게이트 논리회로를 구현하는 방법을 각각 구하시오.
    리포트 | 18페이지 | 5,000원 | 등록일 2024.08.10
  • 인코더와 디코더 회로 예비 보고서(고찰포함)A+
    )라 고 한다.디코더디코더는 코드화 된 입력을 출력으로 변환하는 다중-입력,다중-출력 논리회로이다. ... 디코더는 조합회로로서 n개의 binary 입력신호로부터 최대2^n개의 출력신호를 만들 수 있다.회로의 enable 입력이 존재한다면 반드시 정상적인 논리출력을 얻기 위해서는 enable ... 실험 목적인 부호변환 회로의 설계방법과 7 -segment 의 사용법을 익히는 것도 인지하고 실험에 임해야겠다. PAGE \* MERGEFORMAT 2
    리포트 | 5페이지 | 2,000원 | 등록일 2024.04.19 | 수정일 2024.04.21
  • 디지털 회로 실험 및 설계 - Multiplexer, DeMultiplexer 실험, JK Flip Flop 순차회로 실험 2
    결과분석- 여러 출력 단자 중에서 하나로 데이터를 내보내는 조합 논리회로인 DeMUX를 잘 활용한 실험 결과였다.- 이론값대로 결과 잘 나왔고, 전압 레벨 또한 High는 4.45V ... 결과분석- 여러 입력 데이터 중에서 하나를 선택하는 조합 논리회로인 MUX를 잘 활용한 실험 결과였다.- 이론값대로 결과 잘 나왔고, 전압 레벨 또한 High는 4.36V 정도, Low는 ... 결과분석- 여러 출력 단자 중에서 하나로 데이터를 내보내는 조합 논리회로인 DeMUX를 잘 활용한 실험 결과였다.- 이론값대로 결과 잘 나왔고, 전압 레벨 또한 High는 4.3V
    리포트 | 15페이지 | 3,000원 | 등록일 2023.09.22 | 수정일 2023.09.24
  • [A+] 디지털공학실험 JK 플립 플롭
    회로)그럼 18-2 회로를 수정하여 주파수를 10kHz로 발진시킨후 회로를 보고서에 그려 넣는다.결과 및 결론실험 결과, 74121 원샷 회로와 555 타이머를 활용하여 특정 펄스 ... 후의 관찰)실험순서 8의 파형을 관찰하면서 R2 양단을 도선으로 단락시켜라.도선을 제거하고 관찰된 내용을 보고서에 기록한다.실험순서 10(교통 신호등 제어길 위한 10KHz 발진 ... (PRE와 CLR 입력 관찰)그림 17-2(a)와 같이 회로를 구성한다.PRE와 CLR에 HIGH (비활성 레벨)을 설정한다.J 단자에 논리 1을, K 단자에는 논리 0을 연결하여
    리포트 | 7페이지 | 2,000원 | 등록일 2023.11.08
  • 홍익대 디지털논리실험및설계 5주차 예비보고서 A+
    [그림 2]의 회로가 전가산기로 동작하는 원리를 설명하시오.가산기는 이진수의 덧셈 연산을 수행하는 논리회로이다. ... , (2)의 회로를 구현하시오.전가산기 두 개를 직렬로 연결하면 두 자리 이진수의 덧셈 연산을 할 수 있는 논리회로가 구현될 것이다. ... 디지털 논리실험 및 설계 5주차 예비보고서1. 실험 준비1.1 기본 실험 (2)의 전가산기 [그림 2]는 반가산기 [그림 1] 두 개와 하나의 OR 게이트로 이루어져 있다.
    리포트 | 5페이지 | 1,000원 | 등록일 2023.09.18
  • 전기및디지털회로실험 실험6 결과보고서
    전기및디지털회로실험결과레포트이름 :학번 :학과 :담당교수 :목차실험 명2실험 개요2실험 결과2결과 보고서13실험 고찰14실험실험 6. 논리조합회로의 설계2. ... 해당되는 부분을 고친 후 실험을 진행하였다.2번 문항에서 예비보고서 작성시 회로도를 그리며 누락된 논리게이트가 존재하여 실험 도중 추가하여 회로상의 잘못된 부분을 고쳤다. ... 해당 예비보고서 문항에서 설계조건은 2 이상 7 이하에서 1을 출력하고, 10~15의 값을 입력할 때는 출력값을 정의하지 않는다고 주어졌다.
    리포트 | 15페이지 | 2,500원 | 등록일 2024.03.12
  • 전기및디지털회로실험 실험6 예비보고서
    전기및디지털회로실험예비레포트담당교수 :학과 :학번 :이름 :목차실험 명2실험 개요2이론 조사2실험 기기6예비보고서 문제풀이6실험 순서7참고 문헌16실험실험 6. ... 논리조합회로의 설계2. 실험 개요논리게이트의 조합으로 복잡한 논리적 함수관계를 구현하는 연습을 행한다. ... D� 에 대해 :�(�,�,�,�)=∑(6,8,9,10,11,12,13,14)여기서 ∑시그마 안의 숫자는 최소항 전개의 진리표에서 출력이 1이다.출력 1인 각각의 최소항들을 모두 표시하면
    리포트 | 16페이지 | 1,000원 | 등록일 2023.06.30
  • 아이템매니아 이벤트
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 15일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
1:44 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대