• LF몰 이벤트
  • 유니스터디 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(2,141)
  • 리포트(2,087)
  • 자기소개서(25)
  • 시험자료(20)
  • 논문(5)
  • 방송통신대(2)
  • 서식(1)
  • ppt테마(1)

"논리회로실험 8" 검색결과 41-60 / 2,141건

  • 아주대 논리회로실험 실험결과8 RAM(Random Access Memory)
    실험 8. ... 이러한 원리로 컴퓨터에도 사용되고 바이너리 코드를 그레이 코드로 변환시키는 회로에도 사용 할 수 있다.이러한 RAM실험을 내가 직접 한다는게 신기했고 과연 결과가 잘 나올까 걱정도 ... 그런데 이번 실험에서 비록 초반에는 회로구성도 다해놓고 어떻게 작동시킬지도 몰라 당황 했지만 직접 몸소 경험하며 문제점을 해결해 나가는 과정에서 램의 기능을 하나하나 내머리속에 집
    리포트 | 4페이지 | 1,000원 | 등록일 2014.10.04
  • 아주대학교 논리회로실험 실험8 예비보고서
    실험이론카운터카운터라는 이름은 그림과 같이 상태도가 하나의 사이클을 포함하는모든 클럭드 순차 회로에 일반적으로 사용된다. ... 관해 실험하고 그 동작원리를 이해2. ... 이 문제는 각 EN 입력을 전용의 AND 게이트로 구동하여 1 수준 논리로 만듦으로써 두 번째 그림에서 제거 되었다.
    리포트 | 9페이지 | 1,000원 | 등록일 2014.02.28 | 수정일 2014.03.02
  • [A+ 예비보고서] 아주대 논리회로실험 실험8 'Counter'
    실험 8. 예비보고서.실험목적-카운터의 동작원리와 특성에 대해 이해한다.-2진 시스템에서의 숫자표시를 이해하고 2진 카운터에 대해 알아본다. ... 실험방법실험1. 2단 2진 Counter 비동기식 Counter-J-K F/F을 통한 2단의 2진 값을 AND 게이트를 이용하여 확인-4개의 출력이 가능하므로 AND 게이트를 4개를 ... 사용실험2. 3진 Counter 동기식 Counter-J-K F/F을 통한 3진 값을 AND 게이트를 이용하여 확인-3개의 출력이 존재하므로 3게의 AND 게이트를 사용실험3-1.
    리포트 | 4페이지 | 1,000원 | 등록일 2015.03.27
  • 아주대 논리회로실험 실험예비8 RAM(Random Access Memory)
    실험 8. ... 또한 외부 출력선들은 메모리 장치가 수만 개의 워어드를 갖기 위해 2개 혹은 그 이상의 IC를 쉽게 결합시킬 수 있도록 배선논리(wired logic)를 구성할 수 있다.● 실험 시뮬레이션 ... 있는 반면, 기억되어 있는 정보를 주기적으로 재충전해야 하며(refreshing), SRAM의 동작보다 훨씬 복잡하다는 단점이 있다.(4) IC RAMIC RAM은 내부적으로는 배선논리-OR
    리포트 | 5페이지 | 1,000원 | 등록일 2014.10.04
  • [A+ 결과보고서] 아주대 논리회로실험 실험8 'Counter'
    실험이 일찍 끝나야 했기 때문에 비교적 간단한 실험을 추려서 진행하였다. 8과에서는 실험1,2를 진행하였는데, 비록 실험은 각각 다르지만 회로구성에 있어서 거의 유사하여 실험1을 ... 실험진행시 회로를 올바르게 구성했다는 것 밖에 분석할 수 없는것같다.3.실험에 대한 고찰-이번 실험시간에서는 8,9과와 같이 진행하였고, 또한 몇몇 학생들이 다른과목 시험시간 때문에 ... 실험 8. 결과보고서.실험목적-카운터의 동작원리와 특성에 대해 이해한다.-2진 시스템에서의 숫자표시를 이해하고 2진 카운터에 대해 알아본다.
    리포트 | 2페이지 | 1,000원 | 등록일 2015.03.27
  • [디지털 논리회로 실험] 8장. 보수와 병렬 가, 감산기 결과레포트
    논리회로실험 A반결과8장보수와 병렬 가?감산기5조이름학번실험일15.04.07제출일15.04.14전원전압 4.89V, SN74LS83실험 8.3 2의 보수를 이용한 4비트 2진 가? ... 모두 다른 결과 값을 갖게 되었다.- 참고문헌 -디지털 논리실험 본 교재 제 8장http://www.engineerclub.in/2014/04/vhdl-code-for-bcd-adder.html ... SW에 Y를 연결한다면 감산기가 되어A _{4}A _{3}A _{2}A _{1} -B _{4}B _{3}B _{2}B _{1}이 된다.실험 8.4.
    리포트 | 3페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2022.10.13
  • [디지털 논리회로 실험] 8장. 보수와 병렬 가, 감산기 예비레포트
    논리회로실험 A반예비8장보수와 병렬 가BULLET 감산기8조이름학번실험일15.04.07제출일15.04.070. ... 순환시켜 주었다. 7483은 4비트 전가산기 IC로서 그림 8.3은 7483 IC의 구성도를 나타낸 것이다.그림 8.4는 4비트 가BULLET 감산기 회로도로서 스위치를 X에 놓으면 ... , 회로를 설계하여 동작을 확인한다.- BCD 가산기에 대하여 이해하고, 회로를 설계하여 동작을 확인한다.2.
    리포트 | 4페이지 | 1,000원 | 등록일 2016.01.14 | 수정일 2022.10.13
  • 서강대학교 디지털논리회로실험 8주차결과
    디지털논리회로실험실험8. Multiplier Design담당교수 : 김 영 록제 출 일 : 2013. 11. 12.(화)학 과 : 전자공학과성 명 :1. ... 실험 제목Multiplier Design2. 실험 목적● 4 bit 곱셈기를 설계한다.● 설계한 곱셈기를 구현하여 동작을 확인한다.3. ... 회로에서는 Multiplicand에 들어온 값이 multiplier와 자리수에 맞추어 하나씩 더해지면서 shift되어 더해진다.
    리포트 | 5페이지 | 2,000원 | 등록일 2014.01.02
  • 아주대 논리회로실험 설계 8by8 multiplier 결과보고서
    논리회로실험 결과보고서논리회로 실험 설계1. ... 즉, 충분히 큰 n에 대해, karatsuba(카라슈바) 알고리즘은 고전적cation- multiplication using fft- 결론우선 기본적인 곱셈 알고리즘에 대해서는 논리회로 ... 설계 목적- 8비트 2진수 입력 2개를 받아들여 곱셈을 하고 16비트 2진수의 결과값을 만들어 내는 곱셈기 구현 (8bit 입력의 Multiplier HDL(VHDL) 구현 및 FPGA
    리포트 | 18페이지 | 1,000원 | 등록일 2013.11.29
  • 아주대 논리회로실험 실험8 결과보고서
    발전하도록 도우며, 이 윤리 헌장을 준수하도록 지원한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일: 2011.11.9과목명: 논리회로실험교수명 ... : 박성진 교수님분 반: 수 8.5~11.5학 번: 200820126성 명: 안효중< Chap.8 Counter 결과보고서 >[1] 실험 의의카운터(Counter)의 원리를 알고 실험을 ... 다만 출력 A, B, C, D가 핀 번호의 순서가 아니기 때문에 회로를 자세히 살펴본후 실험에 임했다.
    리포트 | 7페이지 | 1,000원 | 등록일 2012.02.29 | 수정일 2014.07.07
  • 논리회로실험 - 제 8장 VHDL의 순차 논리 회로 설계에서 Finite state machine을 설계 결과보고서
    과 목 : 논리회로설계과 제 명 : 결과보고서 8담당교수 : 김종태학 과 : 전기전자공학부학 년 : 3학 번 :이 름 :제 출 일 : 2013 / 5 / 291. ... IntroductionVHDL의 순차 논리 회로 설계에서 Finite state machine을 설계한다. ... Design(1)어떠한 회로를 설계할 것인가 1)1)FSMFSM이란 Finite state machine의 약자로 일정한 천이 가능한 상태 내에서만 동작하는 순차 논리 회로이다.
    리포트 | 16페이지 | 1,000원 | 등록일 2014.08.15
  • [아주대] 논리회로실험 8장&9장 결과(Counter&RAM)
    AIB Address에 저장되지 않음을 확인한 후 다시 AIA Address단자에 연결하여 1100이 저장됨을 확인할 수 8장에서는 실험1과 실험2를 실험했으며, 9장에서는 실험2를 ... The Resulting ReportExperiment 8 ? ... 실험했다.8실험은 2단2진 비동기식 카운터와 3진 동기식 카운터를 직접 만들어보고, 원래의 counter 소자와 비교해보아 카운터의 구조와 동작 원리를 이해하는 실험이었다.실험1에서는
    리포트 | 6페이지 | 2,000원 | 등록일 2013.09.25
  • 디지털공학실험 8논리회로의 간소화 (예비)
    8논리회로의 간소화■ 실험 목표이 실험에서는 다음 사항들에 대한 능력을 습득한다.● 무효 BCD-코드 감지기에 대한 진리표 작성● Karnaugh 맵을 구현하는 회로의 구성 및 시험 ... 이러한 문제를 해결하기 위해 출력을 반전시켜 X가 LOW 논리 레벨로 LED를 켜도록 사용된다. 그림 8-5 의 회로실험순서 3에서 나온 표현식을 구현한다. ... ■ 관련이론조합 논리회로에서 출력은 단지 입력에 의해서만 결정된다.
    리포트 | 15페이지 | 2,500원 | 등록일 2010.04.06
  • 디지털공학실험 8논리회로의 간소화 (결과)
    아마도 TTL논리레벨을 제대로 맞춰주지 못해서 에러가 나는 것 같은데 정확한 이유는 모르겠다.이번 실험에서 힘들었던 점은 분명히 내가 생각하기에는 제대로된 회로를 구성 하였다고 생각을 ... 무효 BCD-코드 감지기 회로 :표 8-3 실험순서 6에서 구성한 무효 BCD-코드 감지기에 대한 진리표입 력출 력D C B AX0 0 0 000 0 0 100 0 1 000 0 ... 실험 예상표 8-5 3으로 나누어 떨어지는 BCD 수에대한 진리표BADC0001111000001001
    리포트 | 10페이지 | 2,500원 | 등록일 2010.04.06
  • 디지털논리회로실험 예비리포트 8. 레지스터의 구성
    디지털논리회로 실험 자필 예비리포트8. 레지스터의 구성다운 받아보시면 아시겠지만모든 예비리포트가 10점 만점에 10점 또는 11점(가산 1점 포함)짜리입니다.
    리포트 | 3페이지 | 1,000원 | 등록일 2009.11.08
  • 논리회로설계실험 D-FF , 8bit Register 설계
    1)D-FF 설계 library IEEE;use IEEE.std_logic_1164.all;entity dff isport( d, clk : in std_logic;sim:/tb_dff/u1/clk sim:/tb_dff/u1/d sim:/tb_dff/u1/q1 sim:..
    리포트 | 4페이지 | 3,000원 | 등록일 2010.12.22
  • 아주대학교 논리회로실험 예비8소스
    실험 8. R A M (Random Access Memory)1. ... 목적=> 플립플롭을 이용한 반도체 memory의 논리 회로도를 알아봄으로써 기본구조와 기본적인 동작 원리를 익히고, 이를 바탕으로 메모리의 응용인 MSI(TTL) 64-bit 기억 ... 소자의 구조와 동작원리를 실험을 통해직접 확인한다.2.
    리포트 | 3페이지 | 1,500원 | 등록일 2008.11.27
  • [논리회로실험] 실험8. 전가산기와 전감산기 예비보고서
    실험 8. 전가산기와 전감산기1. 실험 목적전가산과 전감산의 산술연산을 실행하는 회로의 설계법에 대해 공부한다.2. ... 다음 회로에 대해 전가산기의 출력을 구하는 원리를 설명하시오.(a) 실험 1과 2의 회로(b) 실험 3의 회로2. 실험 2에서 전가산기의 C0는 올바른 결과를 나타내었는가? ... ) EX-OR 논리그림 8-2.
    리포트 | 10페이지 | 1,000원 | 등록일 2010.12.05
  • 아주대논리회로실험 8장.카운터 예비(기본구성+빵판+예상결과)
    support them in following this code of ethics.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부과목명: 논리회로실험교수명 ... 예비 16조 허성인실험 8. 카운터 (Counter)1. 목 적2진 시스템에서의 숫자표시를 이해하고 2진 카운터에 대해 알아본다. ... 왼쪽에 첨부한 사진이 bread board에 회로를 구성한 사진이다.실험2) 3진 Counter ?
    리포트 | 6페이지 | 1,500원 | 등록일 2011.12.21
  • 8논리회로의 단순화-예비,결과보고서 디지털공학실험
    8논리 회로의 간소화■ 실험 목표이 실험에서는 다음 사항들에 대한 능력을 습득한다.● 무효 BCD-코드 감지기에 대한 진리표 작성● Karnaugh 맵을 이용한 표현식의 간소화● 간소화된 ... 이러한 문제를 해결하기 위해 출력을 반전시켜 X가 LOW 논리 레벨로 LED를 켜도록 사용된다. 그림 8-5의 회로실험순서 3에서 나온 표현식을 구현한다. ... 이용한 회로구성(NAND게이트만을 이용)- 출력값비고 및 고찰논리회로를 간소화 해 보는 이번 실험은 무효 BCD-코드 감지기에 대한 진리표를 작성해 보고Karnaugh 맵을 이용한
    리포트 | 10페이지 | 1,000원 | 등록일 2008.11.16
AI 챗봇
2024년 09월 03일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:58 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대