• 통큰쿠폰이벤트-통합
  • 통합검색(129)
  • 리포트(124)
  • 자기소개서(3)
  • 논문(1)
  • 시험자료(1)

"CMOS증폭단 설계" 검색결과 101-120 / 129건

  • BiCMOS를 이용한 고속 Comparater 설계
    이에 이번 작품에서는 Transconductance면에서 CMOS보다 유리한 BiCMOS공정을 사용하여 고속동작이 가능한 비교기(Comparator)를 설계하였고 이는 두 개의 작은 ... 또한 래치단에서는 증폭된 신호를 빠르게 digital 신호로 출력하는 역할을 수행한다.2단 비교기의 동작원리비교기 회로도 및 기능래치(latch)단 증폭된 출력을 digital신호로 ... 단Current MirrorBiCMOS를 이용한 Comparator Layout본 작품에서 제안된 고속 BiCMOS 소자는 기존의 CMOS소자에 비해 system 속도를 증가시키게
    리포트 | 20페이지 | 1,000원 | 등록일 2006.12.17 | 수정일 2015.02.04
  • [기계공학실험]공진주파수측정
    기계를 설계할 때 공진을 고려하지 않고 설계한다면 타코마다리의 붕괴와 같은 일이 일어날 수도 있다. ... 디지털회로에서 입력파형으로 요구되는 TTL 및 CMOS 논리 신호도 제공되므로 디지털회로 분석에도 용이하다.(4) Dynamic AmplifierStrain gauge에 의해 들어온 ... 송신기에서는 안테나계에 전력을 공급하는 고주파 증폭기를 특히 종단 전력 증폭기라고 한다. 취급하는 주파수에 따라서 저주파 전력 증폭기와 고주파 전력 증폭기로 분류된다.
    리포트 | 13페이지 | 2,000원 | 등록일 2009.09.27
  • [전자공학실험] FET (Field Effect Transistor)
    FET 바이어스에 관한 사항들을 MOSFET사용한 공통소스 증폭기를 설계하고, 바이폴라 트랜지스터와의 차이점을 알아본다.2. background. ... 전압분배 바이어스나 드레인 귀환 바이어스 방식의 바이어스 목적은 게이트 전압을 소스전압보다 Vgs(th)이상 크게 하기 위해서이다.가) R1과 R2를 병렬 연결한 것이 입력단에 있는 ... 실험22) 설계 절차바) 회로를 설계하기 위해서는 1번 실험에서 구한 VGS나 VDS, ID 의 값들을 사용해야 하는데, 이 결과값을 가지고 MOSFET의 특성곡선을 그려 Q점을 잡아서
    리포트 | 21페이지 | 2,000원 | 등록일 2008.10.08
  • 공진주파수측정
    기계를 설계할 때 공진을 고려하지 않고 설계한다면 타코마 다리의 붕괴와 같은 일이 일어날 수도 있다. ... 디지털회로에서 입력파형으로 요구되는 TTL 및CMOS 논리 신호도 제공되므로 디지털회로 분석에도 용이하다.3-4. ... 즉, 고정단, x=0 에서는 보의 변위와 기울기가 0 이므로 이 조건을 식으로 표시하면(8)이고, 자유단 X=L 에서는 굽힘 모멘트와 전단력이 0이므로(9)식 (7)에 경계조건 식
    리포트 | 14페이지 | 1,000원 | 등록일 2008.09.18
  • [공학]ccd와 coms
    CCD는 밀폐된 공간에 있는 집광 장치들의 배열로, 입사되는 광자 에너지의 패턴을, 이산적인 아날로그 신호로 변환하도록 설계되었다.CCD는 두 가지 기능을 수행한다. ... 그러나 signal readout시 oise level이 대략 250 e- [r.m.s] 정도로 매우 크게 나타나며, signal 증폭용 sense amp(S/A) 및 signal ... 이 구조의 경우 CCD와 마찬가지로 출력단을 floating diffusion node를 이용하므로 image lagging이 발생할 소지가 높다.
    리포트 | 11페이지 | 1,000원 | 등록일 2006.12.31
  • [사회복지][정보화와 장애인][장애극복]장애인과 복지정보통신에 대한 심층분석
    초기 셋업(CMOS)을 혼자 할 수 있도록 음성출력청각장애전화기?각종 신호음의 시각화 또는 문자화?볼률조절 및 증폭기능? ... 즉, 사회경제적 지위에 의한 장벽, 정보통신상품의 복잡한 설계, 그래픽 인터페이스, 대체입력이 허용되지 않는 터치스크린과 포인팅 인터페이스, 여러 가지 가상적인 환경들, 음향입출력, ... 보청기나 휴대용 증폭기를 부착하여 사용할 수 있는 전화기팩시밀리?부재중 수신여부 확인기능?입력내용을 곧바로 전송할 수 있는 기능?
    리포트 | 7페이지 | 12,200원 | 등록일 2010.01.13
  • 논리회로실험- 램(RAM) 예비보고서
    칩당 더 많은 비트를 넣는 고밀도 RAM을 조립하기 위하여, 칩 설계자는 비트당 하나의 트랜지스터를 사용할 만큼 작은 메모리 셀을 발명했다.(1) 동적 RAM의 구조- 단 하나의 트랜지스터로 ... 감지 증폭기(sense amplifier)가 이 변화를 검출하여 그것에 따른 1 또는 0을 재생한다. ... 비휘발성 RAM의 예로서 구형의 자기코어 메모리나 10년 수명의 리튬 전지를 내장하여 매우 큰 패키지의 최신 CMOS 정적 메모리 등이 있다.
    리포트 | 7페이지 | 1,000원 | 등록일 2008.04.30
  • 웨이퍼 제조 공정(발표자료)
    산화물인 이산화규소로써 모래, 암석, 광물 등의 형태로 존재 - 지각의 1/3정도를 구성하고 있을 정도로 지구상에 풍부하게 존재 용도 : DRAM, ASIC, Transistor, CMOS ... CPU와 같은 중앙 연산 처리 장치, 전체 반도체 시장의 15% Logic IC : 제품 특정부분을 제어 Analog IC : 음악과 같은 아날로그 정보를 다룸 개별소자 : 신호 증폭이나 ... Asyncronous-DRAM), DDR-DRAM(Double Data Rate), R-DRAM(Rambus-DRAM)  DRAM Cell의 구조는 동일하지만 data 입출력을 어떻게 하도록 설계
    리포트 | 23페이지 | 3,000원 | 등록일 2008.05.20
  • [전자]무선마우스
    첫단 tr에서는 신호를 크게 증폭시켜 주나 송신 부가 멀어짐에 따라서 증폭은 일정하게 이루어지나 신호의 왜곡이 생겼다. ... CMOS 형태의 LED 구동 회로(1). ... 회로부Tr을 이용한 차증폭회로의 설계는 실제 소자로 구현했을 때 대칭성의 문제로 원하는결과가 잘 안나와서 교수님의 만 입력
    리포트 | 14페이지 | 3,000원 | 등록일 2004.10.07
  • 오실로스코프와 함수발생기
    요구되는 주파수에 따라 여러 가지의 신호 발생기가 설계되어지는데, 저주파 신호 발생기는 그 주파수 범위가 1㎐에서 1 ㎒이며 주로 윈 브리지회로가 많이 사용되어진다. ... 디지털회로에서 입력파형으로 요구되는 TTL 및 CMOS 논리 신호도 제공되므로 디지털회로 분석에도 용이하다.신호 발생기는 다양한 회로의 동작상태를 판단하고, 분석시스템 내에서 이미 ... MAN TRIG 스위치 외부신호로 Function Generator를 작동 시킬때 사용된다.⑭ SYNC OUT : 동기 신호의 출력단자이다.⑮ TRIG IN : 동기 신호의 입력단자이다
    리포트 | 7페이지 | 1,500원 | 등록일 2006.11.21
  • CMOS연산증폭
    이러한 응용들을 위한 매력적인 설계 기법이 있는데, 이는 캐스코드 구성을 이용하거나 BiCMOS 기술을 이용하는 것이다.5)캐스코드 CMOS 연산 증폭기2단 CMOS 연산 증폭기의 ... < CMOS연산증폭기 >1)2단 구성 회로아래의 그림은 전형적인 2단 CMOS 연산증폭기 구성을 나타내었다. ... 이와 같은 이득단은 5,000에서 10,000사이의 전압이득을 갖도록 설계할 수 있을 것이다.
    리포트 | 9페이지 | 1,500원 | 등록일 2002.12.22
  • [전자]AMP 설계
    CMOS two-stage op amp 설계Spec.simulation 결과그림번호 및 페이지 번호Pass / Fail 여부DC gain최소 60dB이상74.435dB3page그림4PassPhase ... 그 윗단 전류를 어차피 밑에단과 같기 때문에 ideal 하다면 전체허용전류가 4.4mA가 흐르겠지만 오차가 있으니 5mA가 조금 안될 것 같아 그럴 생각이었습니다. ... (74.435dB) ≒ 실제 증폭도(74.458dB)(ro 값은 위의 주요파라미터에서 ro = 1/GDS 로 계산했습니다.)이론상의 증폭도와 실제증폭도가 매우 비슷했습니다.Unity-gain
    리포트 | 11페이지 | 5,000원 | 등록일 2005.12.10
  • [전자물성]화합물반도체란
    연구를 수행하고 있다.광전소자는 광의 발진, 증폭, 검출 등과 함께 광변조, 편향, 기록전달로 다양한 기능을 가진 광소자가 요구되고 있다. ... 및 화합물반도체소자의 제조방법을 제공한다. Ⅲ-V족 화합물반도체 단결정을 구성하는 V족 원소성분, 또는 Ⅱ-Ⅵ족 화합물반도체 단결정을 구성하는 Ⅵ족 원소성분을, 상기 화합물반도체의 ... 따라서 제작 기간, 설계의 융통성, 제작단가를 고려하여 소자의 개발 후에 패키징 방법을 결정하는 것이 중요하다.그리고 Si 소자의 경우, 미국의 AVANTEK사가 0.8㎛에미터 폭을
    리포트 | 15페이지 | 1,000원 | 등록일 2006.06.18
  • [기초전자회로]Op-Amp를 이용한 적분기 미분기 제작 예비리포트
    그래도 장시간의 적분을 해야겠다면 입력 바이어스 전류가 적은 CMOS 입력 타입의 연산 증폭기를 선택하는 것이 좋다. ... Practical 적분기 설계법(1) 기본 회로연산 증폭기의 궤환 저항 대신 콘덴서를 넣으면 적분회로를 만들 수 있다. ... 때문이다.(6) 가상접지 개념을 이용한 적분기 해석-8-위 회로에서 연산증폭기의 입력단은 가상접지된 것으로 볼 수 있으므로 신호전압 는 R 양단의 전압 강하로 주어진다.
    리포트 | 15페이지 | 1,000원 | 등록일 2004.11.01
  • 스테핑모터를 이용한 라인트레이서
    졸 업 논 문 (라인트레이서)- 목 차 -제1장 서론제2장 라인트레이서설계2.1 바디부분2.2 센서부분2.3 MAIN & 통신 부분2.4 MOTOR부분2.5 전원부분2.6 프로그램2.7 ... XTAL1반전된 오실레이터 증폭기를 위한 입력이고 회로의 내부적인 클럭을 동작하기 위한 입력이다.? XTAL2반전된 오실레이터 증폭기로부터의 출력이다.? ... 모터의 구동방식에는 권선에 한 방향으로만 전류를 흘리는 유니폴러 방식과 권선에 쌍방향으로 전류를 흘리는 바이폴러방식이 있다.2.5 전원부분전원부분은 LM2575를 사용 하였고 입력단자를
    리포트 | 23페이지 | 3,000원 | 등록일 2006.12.11
  • [기계공학] op amp에 대해서 (적분기, 미분기..)
    그래도 장시간의 적분을 해야겠다면 입력 바이어스 전류가 적은 CMOS 입력 타입의 연산 증폭기를 선택하는 것이 좋다. ... 그 때문에 연산 증폭기의-입력 단자를 테플론 단자로 하거나 알코올로 세척하는등 미소 신호 측정 기술이 필요해진다.그러나 단시간 적분이나 적당한 적분으로 좋은 것이라면 전해 콘덴서나 ... 가장 중요한 것은 회로를 설계 하기전에 미리 입력하는 주파수의 범위를 생각해 놓고선 설계에 들어가야 한다.복소 임피던스 (Z) =(저항성분) + C2 = 0 의 경우를 생각하면, 이회로의
    리포트 | 12페이지 | 1,500원 | 등록일 2005.04.10
  • [TFT-LCD] TFT-LCD용 게이트 드라이버의 설계
    소모 에너지를 줄이는 방법을 제안한다.단열 회로는 기존의 CMOS 회로와는 달리 부하 커패시터에 충전과 방전을 할 때 비단열 손실이 발생하지 않는다. ... 단열 회로가 구간1과 구간2에서 소모하는 에너지는위 식은 구간 가 T에 비해 길며, M1과 M2는 문턱 전압과 전류 증폭도가 같다는 가정 하에 구한 것이다. ... 단열 회로를 이용한 TFT-LCD용 게이트 드라이버의 설계요약이 논문에서는 단열 회로를 이용하여 설계한 TFT-LCD용 게이트 드라이버를 제안한다.
    리포트 | 4페이지 | 1,500원 | 등록일 2002.12.22
  • [반도체]반도체 소자의 발달사
    갈륨비소 단결정 내에서의 전자의 이동도는 전자속도가 어느 한계를 넘으면 전기장의 세기에 반비례하여 감소되며, 이로 인하여 이 단결정의 전압─전류 특성에는 음성저항이 나타나게 되어 발진이 ... Kilby of TI 집적회로 개발1959년Planar 실리콘 IC와 Planar process의 발명1960년MOSFET의 발명RTL, CTL, ECL, TTL등이 발표됨1963년CMOS ... 기억세포가 대략 4개의 트랜지스터로 구성되기 때문에 DRAM에 비해 집적도가 약 4분의 1로 떨어지지만 리프레시 시킬 필요가 없기 때문에 고속 동작이 가능하다.ROM의 종류에는 설계
    리포트 | 21페이지 | 1,500원 | 등록일 2005.12.11
  • [무선통신, 회로설계, 전력증폭기] 전력증폭설계 ( power amplifier design)
    분석회로의 Topology결정Simulation레이아웃제작측정개발 완료MESFET, HEMT, HBTSi CMOS, Si/Ge HBTBiCMOS, Si LDMOS안정도이득전력최적의 ... 부하안정도이득 대역폭전력 효율안정도이득 대역폭전력 효율Circuit Size정보수집설계 사양 결정계측기설계 결과와의 비교TuningRFICITRC RFIC Center/ KWU2. ... 안정성 향상 회로(1)2.1.2 전력 증폭기 (19)RFICITRC RFIC Center/ KWU2.능동회로..PAGE:32Negative feedback 방법Parallel feedback입출력단에
    리포트 | 53페이지 | 1,500원 | 등록일 2003.06.05
  • [기계실험, 전자실험] 미,적분기 제작
    Practical 적분기 설계법(1) 기 본 회 로연산 증폭기의 궤환저항 대신 콘덴서를 넣으면 적분회로를 만들 수 있습니다. ... 이 콘덴서에 누설이나 연산 증폭기의 바이어스로 1nA의 전류가 흘렀다면 약 2분 후면 전부 방전됩니다.그래도 장시간의 적분을 해야겠다면 입력 바이어스 전류가 적은 CMOS 입력 타입의 ... 또한 CR필터와는 달리 회로가 분리되기 때문에 다음 단에 어떤 회로가 연결되는 적분기 이전 회로에 아무 영향도 없습니다.또한 보통 반전증폭회로에서 고역의 이득을 감쇄시키기 위하여 궤환저항에
    리포트 | 11페이지 | 1,000원 | 등록일 2003.04.07
  • 아이템매니아 이벤트
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 15일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:12 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대