• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(231)
  • 리포트(222)
  • 시험자료(5)
  • 자기소개서(1)
  • 방송통신대(1)
  • 이력서(1)
  • ppt테마(1)

"DE0보드" 검색결과 101-120 / 231건

  • 논리회로실험) Mux and demux 예비보고서
    -115 에서의 동작 확인- Quartus II 구동 후 2 x 1 Multiplexer 회로를 구성하고 파형 확인 후 보드에서 결과 .3. 1 x 2 DeMultiplexer 의 ... 회로를 구현하기 위해 Quartus II를 이용하여 회로를 구현한 후 ModelSim 값과 DE2 - 115 에서의 동작 확인 ... 열어서 Add 단계 까지 )- Symbol 생성 후 구현2. 2 x 1 Multiplexer 회로를 구현하기 위해 Quartus II를 이용하여 회로를 구현후 ModelSim값과 DE2
    리포트 | 4페이지 | 2,000원 | 등록일 2014.01.06
  • [컴퓨터공학기초설계및실험2 보고서] Ripple-Carry Adder (RCA) design
    print RCA result to 7segmentRTL Viewer설계된 7segment의 내부가 잘 보여져있다.Technology Map ViewerFlow SummaryFPGA board ... targeting 결과아래는 4-bit RCA를 설계한 후 DE2-70을 사용하여 검증한 결과이다.0011(3) + 0001(1) = 0100(4) 라는 결과에 맞게 LEDR2에 ... 불이 들어왔다.1111(-1) + 1111(-1) = 11110(-2) 라는 결과에 맞게 LERR1부터 LEDR4까지 쭉 불이 들어왔다.아래는 7-segment를 설계한 후 DE2-
    리포트 | 20페이지 | 2,000원 | 등록일 2015.04.12 | 수정일 2015.04.24
  • [아주대 논회실] 논회실 결과보고서 1
    또 회로를 수식으로 간략화하기 위해, Boolean equation과 De Morgan 법칙을 회로에 적용을 해보았는데, 그 결과는 다음과 같다.X = A + ( A ? ... 실험 고찰이 번 실험은 간단한 logic gate를 이용해서 회로도를 구성하는 실험이었다.첫 실험에서는 우선 가장 중요한 것은 bread board를 사용하는 방법과 IC 소자를 연결하는 ... 실험에서 입력값은 0과 1로 넣을 수 있는데 0과 1은 어떠한 특정 범위 전압값을 주어질 때 작동하고 이 범위는 데이터 시트에 첨부되어 있는데 대체로 0V를 Low, 5V를 High라고
    리포트 | 5페이지 | 2,000원 | 등록일 2015.01.09
  • [아주대]논리회로실험 1장[Basic gates] 예비 A+
    드 모르간의 법칙(De Morgan's laws)→ 드 모르간의 법칙(De Morgan's laws)은 수리 논리학이나 집합론에서 논리곱(집합의 공통 부분), 논리합(집합의 모든 부분 ... 출처웹사이트 : naver 백과사전, google wikipedia교재 : 디지털논리회로[이론,실습,시뮬레이션]/한빛미디어/임석구,홍경호 저Bread Board 가상 결선도실험 1실험 ... .- De morgan 법칙의 이해.EQUIPMENT REQUIRED? 5V 전압원? 전압계 or 오실로스코프? 74HC00(Input nand gate)?
    리포트 | 10페이지 | 2,000원 | 등록일 2013.09.13 | 수정일 2013.09.15
  • 소니Sony와 메디슨 Medison 비교분석 (조직행동이론 과제)
    Questions Critical analysis Overview problem Solutions Exam Questions SummaryIntroduction of Sony Medison 0. ... De-motivation of workers Resignation of talented engineers Increased distrust to the company Conflict ... lost its own rule and effect -Outside director board should have to control their excusive director
    리포트 | 22페이지 | 10,000원 | 등록일 2014.11.03
  • 논리회로실험 6주차 결과보고서
    Quartus Ⅱ와 DE2-115보드를 이용한 2x1 multiplxer구현하고 아래의 switch와 LED의 동작을 On/Off를 사용하여 표를 정리하라i0[1]i0[0]i1[1] ... -1. 4x1 multiplexer의 회로를 구현하기 위해 Quartus Ⅱ를 이용하여 회로를 구현하고, Modelsim 값과 DE2-115에서의 동작을 확인한다.input단자인 i0 ... 구현하기 위해 Quartus Ⅱ를 이용하여 회로를 구현하고, Modelsim 값과 DE2-115에서의 동작을 확인한다.input단자인 I[bit-1..0]과 sel[sel_bit-
    리포트 | 8페이지 | 1,000원 | 등록일 2014.01.05 | 수정일 2014.09.30
  • 바우하우스와 월터 그로피우스
    재료 , 자연 , 유리 , 소리 나무 , 돌 , 금속 예비과정 : 디자인 , 형태 , 그리기 , 과학 바우하우스 프랭크 휘트포드 作 103p http://bauhaus-online.de ... blogId=inde9898 logNo=110016531929 미국 매사추세츠 링컨 1938 년 완공 목재 , 벽돌 , 자연석 , 유리 http://www.floraw.com/bbs/board2 ... 94%EC%9A%B0%ED%95%98%EC%9A%B0%EC%8A%A4%EC%9D%98-%EC%B0%BD%EC%A1%B0%EC%A0 %81-%EC%9C%B5%ED%95%A9%ED%99%
    리포트 | 24페이지 | 3,000원 | 등록일 2016.03.13 | 수정일 2016.06.08
  • 컴퓨터구조 설계 프로젝트 Handheld PIG Game
    Background1) 분주DE2 27MHz 와 50MHz 의 clock을 제공한다.DE2 보드에서 제공하는 clock 중 50MHz를 사용하기로 하였고1/100초를 사용하기 위해 ... CP = 0;reg CPFI = 0;reg LDCP = 0;reg RSSU = 0;reg LDSU = 0;reg ENDI = 0;reg WN = 0;reg LDFP = 0;reg ... [2:0] DIE2 = 3'b001;reg [2:0] state = 3'b000;reg [6:0] SUR;reg [6:0] TR1;reg [6:0] TR2;reg FP = 0;reg
    리포트 | 23페이지 | 1,000원 | 등록일 2014.07.09
  • 설계제안서(5bit Integer Divider by 3 and the A through J)
    line array, ic chip position should be considered.Need goodsIC chip 7400, 7404, 7410 7420, 7447PCB board7 ... A = 0, A = 1 divided by the combined 4X4 gives representation to the gate. ... +B'C'E'+C'D'E'} S2=A{B'C'D'E'+B'C'DE+CDE'+BD'E}+A'{B'CDE+BCD'E+BC'DE'+B'C'D'+B'D'E'}Logic diagram of
    리포트 | 20페이지 | 2,000원 | 등록일 2012.11.01
  • [논실]예비11, 200820126, 안효중, 정주익, 4조
    Altera DE0 nano), Flat Cable(40pin), FPGA와 브레드보드 간의 연결보드, LED Bar(8-array), 330Ω 저항 8개[4] 실험 절차① 실험 1FPGA ... 7490 IC를 이용해 구성한 BCD 카운터이다. 0~9까지의 BCD가 출력 A~D로 나올 것이므로 이를 통해 초시계를 구성해 볼 수 있을 것이다.[3] 주요 디바이스FPGA 보드( ... 출력 LED를 통해 0초부터 59초 까지의 숫자가 표현되도록 VHDL 프로그래밍을 하도록 한다.
    리포트 | 3페이지 | 1,000원 | 등록일 2012.02.29
  • [아주대] 논리회로실험 1장 결과(Basic Gates)
    또, 예비 보고서를 쓸 때 결선도를 실험할 상황을 생각해보고 실험에 도움이 되게 작성해야 함을 느꼈다.또한 이번 실험에서는 논리적인 값을 알아보는 것이어서 Low(0)나 High(1 ... EABP I C T U R ELLHLLHHHCONSIDERATION이번 실험은 각 Logic gates와 logic회로 구성 법칙의 이해와 더불어 Boolean equation과 De ... 실험을 할 때 bread board에 LED 옆에 저항을 연결하는 이유가 궁금하였다.
    리포트 | 5페이지 | 2,000원 | 등록일 2013.09.15
  • 독일 전산법인 다테브(DATEV) 개관 세무업계전산법인 벤치마킹
    지방자치단체 정보화 컨설팅또한 DATEV는 타 유럽 국가에 지사, 센터 등을 건립하여 사세를 확장하고 있습니다.아래는 www.datev.de에서 발췌한 내용입니다.1966년 설립된 ... Program DVD 19.0- Programm-DVD zu den Losungenfur Unternehmen 19.0- Program DVD - Solutionfor Venture ... Unternehmen 18.0- Program DVD - Solutionfor Venture 18.0Download-Bereich다운로드 구역- Betriebliches Rechnungswesen
    리포트 | 15페이지 | 2,000원 | 등록일 2013.02.14
  • vhdl_응용논리_디지털시계
    설계 목표 VHDL으로 프로그램 작성 후 이를 알테라DE2 보드로 실현시킨다. 7-세그먼트를 통해 기본적인 시계기능을 100분의 1초를 만들어서 구현한다. ... , LED, 스위치• Quaruts II Web Edition (2) 설계 Specification• 일반 시계 기능, 시간 아래 또는 위로 조정 기능(시, 분 조정)- SW0 ... SW2 : 설정 후 KEY4, KEY3을 통해 시간, 분 위로 조정- SW3 : 설정 후 KEY4, KEY3을 통해 시간, 분 아래로 조정- KEY1 : 시간조정- KEY0
    리포트 | 18페이지 | 1,500원 | 등록일 2011.10.24
  • d-day 계산기 설계
    Board 상의 KEY3~0 버튼을 이용 년, 월, 일을 입력하여 준다.input_birth 입력이 활성화 되어 있다면 birth_gen symbol 에 data를 입력하여 주며 ... clock 가 0 일 때 black 출력을 1 로 만들어 준다.led_dec : 년, 월, 일 중에 년을 출력하기 위하여 필요하다. ... Board pininput기 능효 과SW17iRSTClock 조정7-segment 점멸 ControlSW16left_swshift 방향 조절
    리포트 | 17페이지 | 2,500원 | 등록일 2011.06.24 | 수정일 2015.07.19
  • DE2 보드 이용 디지털 시계 만들기
    보드에 시뮬레이션 하였다. ... oCLK_1Hz ... module divider( input iCLK_50M, input iRST, output reg oCLK_1Hz);reg [24:0] rCNT;always
    리포트 | 8페이지 | 3,000원 | 등록일 2011.06.24 | 수정일 2015.07.19
  • 기초회로실험 예비보고서 분압기와 분류기
    BG, AH, CF, DE각각 양단에 병렬로 디지털 멀티미터를 연결하여 전압을 측정하고, 각 저항 옆에 직렬로 디지털 멀티미터를 연결하여 전류를 측정한다.3)위 그림과 같이 회로를 ... 계기 M이 0~100mA 범위의 전류를 측정 할 수 있는 전류계라고 하자. 그러면 계기 M만으로는 100mA이상의 전류를 측정하는 것은 불가능 하다. ... 값과, 측정하여 구한 값을 비교한다.5.예상결과실험값의 경우 앞 전의 실험들에서 저항의 값의 오차가1% 내외였으므로 이번 실험에서도 크게 오차가 없을 것이라 예상한다. bread board
    리포트 | 7페이지 | 1,000원 | 등록일 2013.11.05 | 수정일 2014.09.02
  • 전자공학실험 14장 - 공통 이미터 증폭기의 특성곡선과 전류이득 예비결과 (피스파이스 포함)
    DB})가 되며 다음 수식으로 표현된다.i _{B} =i _{DB} =( {I _{SE}} over {beta } )e ^{{v _{BE}} over {V _{t}}} = {i _{DE ... 공통이미터 특성(1) [그림 1]의 회로를 브레드 보드에 구성한다.(2) 가변저항 R _{VC}을 3KΩ으로 설정한다.(3) 가변저항 R 2]에 제시된 대로 V _{CE}값을 변화시켜가며 ... 따라서 V _{CE} =0V일 때 alpha =0가 되므로 콜렉터 전류도 0A가 되어 그림 14.3과 같이 포화영역이 V _{CE} >0에 위치하는 특성을 보인다.
    리포트 | 10페이지 | 3,000원 | 등록일 2015.04.10
  • PCB 노이즈 기술
    TTL의 경우 가장 큰 용량이 필요한 경우는 0.047uF정도이므로 흔히 0.1uF을 사용한다.Common Mode 예 – 74LS04가설2에 대한 해결책2실제 제작에서 IC마다 De-Coupling ... Q1 = Cp x 5V De-Coupling condenser에서 74LS04로 보충된 양 Q2 = Cp x (5 - δ)V De-Coupling condenser에 남아 있는 전하량 ... 그래서 0.01 ~ 0.1uF(103,104)의 세라믹 또는 적층 세라믹 콘덴서를 많이 사용한다. 특히 주의할 것은 QFP 같은 종류는 PIN이 100개 이상인 경우가 많다.
    리포트 | 49페이지 | 2,500원 | 등록일 2010.07.31 | 수정일 2015.10.05
  • [디스플레이 시스템 실험] LCD panel의 광학적 특성
    더불어 이전 실험에서 확실히 측정하지 못한 V sync, H sync, DE 신호를 측정하여 그 관계도 분석해 보았다.1. ... 그러므로 휘도가 0일 때 전압이 0, 휘도가 max 일 때 전압이 5V 라고 해서 모니터에 인가된 전압도 그와 같다고 생각하면 안 된다.0 to 128128 to 0전체 파형Rising ... 프레임 검사를 선택하고 첫 번째로 0 to 255의 Response time을 측정하기 위해 frame순서가 0 -> 0 -> 255 -> 255가 되도록 프로그램 상에서 설정하고,
    리포트 | 33페이지 | 5,000원 | 등록일 2011.08.10
  • LabVIEW를 이용한 서보모터 제어실험
    지령치와 현재치와의 차이를 편차라고 한다.서보 앰프의 역할을 일반적으로 이 편차가 0이 되도록 하는 것이다. ... 이것은 주어진 정상상태 오차 설계조건 보다 훨씬 개선된 결과이다.u(t)=K _{P} e+K _{I} int _{} ^{} {edt} +K _{D} {de} over {dt} (1) ... 실험 목적PC, DAQ보드(DATA 획득 장치), 서보모터 등의 하드웨어와 NI사의 LabView를 기본 소프트웨어로 하는 서보 모터 제어 실습을 통하여, 센서 출력값을 PC에서 처리할
    리포트 | 21페이지 | 2,000원 | 등록일 2014.06.06 | 수정일 2015.05.15
  • 레이어 팝업
  • 프레시홍 - 특가
  • 프레시홍 - 특가
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
AI 챗봇
2024년 07월 25일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
11:10 오전
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기