• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(10,941)
  • 리포트(9,384)
  • 시험자료(645)
  • 자기소개서(325)
  • 서식(296)
  • 방송통신대(234)
  • 논문(39)
  • 이력서(7)
  • 노하우(6)
  • ppt테마(4)
  • 기업보고서(1)

"가산기" 검색결과 121-140 / 10,941건

  • 05가산기 예비
    가산기1. 목적가. 반가산기와 전가산기의 원리를 이해한다.나. 반가산기와 전가산기의 설계를 통해 조합논리회로의 설계방법을 공부한다.2. 이론가. ... 반가산기 (Half Adder)1비트의 이진수로 표시된 두 수를 합하여 그 결과를 출력하는 가산기를 반가산기라고 한다. ... (b)기호(a)회로도[그림 6-2] 전가산기 회로전가산기를 반가산기 2개와 OR게이트로 구성하면 그림 6-3과 같다.[그림 6-3] 전가산기 블록 다이어그램3. 예비보고가.
    리포트 | 4페이지 | 1,000원 | 등록일 2012.11.06
  • 05가산기 결과
    가산기 결과보고서1. 결과가. 반가산기 회로를 구현하고 다음의 진리표를 완성하라. ... 고찰이번 실험은 반가산기와 전가산기에 대해 알아보는 실험이었다. ... 반가산기는 회로가 간단하여 구현하기가 매우 쉬웠고 전가산기 또한 어렵지 않게 회로를 구현할 수 있었다.반가산기는 입력 A, B를 받아 두 수를 더해서 그 값을 출력하는 것이다.
    리포트 | 3페이지 | 1,000원 | 등록일 2012.11.06
  • 디지털 IC; 2진가산과 전가산기 결과
    IC 논리블록을 사용하여 전가산기를 구성한다.실험 데이터실험1(전가산기)전가산기 회로S _{A}S _{B}S _{C}+5V10K10K10K+5V+5V1K1KREDSUMGREENCARRY ... 디지털 IC: 2진 가산과 전가산기실험목적1. 2진 가산의 법칙을 배운다.2. 10진수의 2진 변환과 2진수의 10진수 변환을 이해한다.3. ... 수)0000010010010110011111000101000110111111논리분석 및 토의2진 가산과 배타적- OR 게이트에 대한 이해를 바탕으로 전가산기와 전감산기에 대한 실험을
    리포트 | 3페이지 | 1,000원 | 등록일 2017.10.11 | 수정일 2017.10.27
  • 2.가산증폭기
    반전 가산기회로(=일 경우)② 반전 가산기회로(?일 경우 )③ 반전 가산기회로(은 +,는 -이고 크기가 같은 경우 )4.실험도구 및 재료? ... 가산기회로(Sum Circuit)1.실험 목적연산증폭기를 이용한 2입력 가산기 회로의 동작을 이해한다.2.기본 이론가산기회로는 2개 이상의 신호전압을 대수합또는 차를 얻는 회로로 공업계측 ... ,식(2.3)에서===로 설정하면, 출력전압은= -(++)된다.이와 같은 가산기는 제어공학에서는 그림 2.2와 같은 블록선도의 가산기로 표시된다.3.실험회로?
    리포트 | 18페이지 | 1,000원 | 등록일 2012.08.05
  • 시뮬레이션pspice (NOR AMD 게이트, 7-세그먼트,4비트 병렬가산기, 두자리 BCD 가산기, 2진 하진 DA 변환기, ADC0804를 이용한 AD 변환), Timer 소자 회로 실험, 두자리 BCD 가산기
    결국, 십의 자리는 6 일의 자리는 3을 출력한다.① 실험 117 < 2진 하진 DA 변환기 >② 실험 120 < ADC0804를 이용한 AD 변환 >< Timer 소자 회로 실험
    리포트 | 9페이지 | 2,000원 | 등록일 2019.06.23
  • 실험6. 반가산기와 전가산기 예비
    실 험 목 적◎ 반가산기와 전가산기의 원리를 이해한다.◎ 가산기를 이용한 논리회로의 구성능력을 키운다.□ 이 론2진수 체계는 모든 디지털 시스템의 기초이다. ... 이론 부분을 이해하고 AND, OR 및 NOT 게이트만을 사용하여 전가산기를 설계하라.2. ... B 두 입력 외에 앞단으로부터 1개의 자리올림수도 동시에 가산을 할 수 있는 회로로서 아래 그림과 같이 두 개의 반가산기와 1개의 OR 게이트로 구성 가능하다.그림 2AnBnCn-1SnCn0000000110010100110110010101011100111111
    리포트 | 5페이지 | 1,000원 | 등록일 2013.02.02
  • 실험6. 반가산기와 전가산기 결과
    실 험 목 적◎ 반가산기와 전가산기의 원리를 이해한다.◎ 가산기를 이용한 논리회로의 구성능력을 키운다.□ 실 험 개 요 및 이 론2진수 체계는 모든 디지털 시스템의 기초이다. ... 병렬 가산기는 덧셈을 차례로 처리하는 반가산기나 전가산기와는 달리, 숫자에 대한 덧셈을 동시에 처리하기 때문에 속도가 빠른 이점이 있다. ... 실험 결과의 C는 두 번째 가산기에서 나온 C2이다.
    리포트 | 5페이지 | 1,000원 | 등록일 2013.02.02
  • 가산기(Adder)
    , 전가산기, 디지트 가산기의 동작을 확인하고, DE2 보드 상에서 동작을 확인한다.4.Background디지털 컴퓨터는 다양한 정보처리 작업을 실행한다. ... )라 한다.※ Half Adder(반가산기, HA)반가산기는 두 2진수의 합을 생성하는 산술 회로로서, 입력변수는 더해질 피가수와 가수이고, 출력변수는 합과 캐리이다. ... 이와 같이 세 개의 비트의 덧셈을 진행하는 조합회로를 전가산기(Full Adder)라 하고, 캐리를 생각하지 않고 다만 두 개의 비트만을 더하는 조합회로를 반가산기(Half Adder
    리포트 | 32페이지 | 3,000원 | 등록일 2010.10.16
  • 가산기 및 혼합기 결과보고서
    제목 : 가산기 및 혼합기1. 측정값1-1. ... 연산증폭기에 대해서는 전자회로 시간에 자세하게 배워서 실험이 쉽게 이해되었습니다. 첫 번째 실험은 가산기에 대한 실험이었습니다. 가산기는 수업시간에도 배운 내용이었습니다. ... 결과에 대한 고찰■이번 실험은 연산증폭기를 이용하여 가산기와 혼합기를 만들어 보는 실험이었습니다.
    리포트 | 2페이지 | 1,500원 | 등록일 2014.11.29
  • 가산기와 감산기
    가산기와 감산기(2) 반가산기를 이용하여 전가산기를 구성하고 그 결과를 확인하라.입력출력xyzCS0*************10111010001101101101011111실험에서 측정한 ... 하였습니다.반가산기를 이용하여 구성한 전가산기에서는, x,y,z 세 개의 입력값을 모두 더하여 그 결과를 C ()과 S ()의 값인 2진법으로 표현하여 출력하는 기본적인 전가산기 ... , 전감산기를 구성하여 동작해보고, 이를 응용하여 2-bit 평행 가산기를 구성하여 이를 동작해봄으로써 가산기와 감산기의 기본 구조 및 동작원리를 이해하는 실험이었습니다.(1)~(5
    리포트 | 13페이지 | 1,000원 | 등록일 2010.12.20
  • 가산기 및 혼합기 예비보고서
    제목 : 가산기 및 혼합기■관련이론①가산기 회로위 그림이 가산기 회로라고 합니다. ... -위 그림은 반전가산기이며 아래에 그 풀이 식이 있습니다.②혼합기 회로-위 그림의 회로는 혼합기이며 가산기 회로와 같이 직렬저항R _{ 1},R_{ 2} 는 변화되어질 수 있습니다. ... 위의 그림은 더 위의 그림에 보인 가산기 회로입니다. 입력 V1 은 진폭이 5[V]이고 주파수가 100[Hz]인 삼각파입니다.
    리포트 | 4페이지 | 1,500원 | 등록일 2014.11.29
  • 가산기
    가산기와 전가산기를 실현하기위한 pin연결도를 구성하는 것이 너무 어려웠다. ... 반 가산기(2) 앞 1번과 마찬가지로 NAND 게이트만으로 전가산기를 실현하기 위한 pin 연결도를 그려라.(3) 2진 전 가산기 TTL 칩(74LS293)을 인터넷에서 찾고 pin ... 가산기1. 이 론2. 예비보고서(1) 앞에서 설명한 방법을 쫓아서 그림 5의 반 가산기를 8개의 2입력 NAND 게이트만으로 설계하라.
    리포트 | 14페이지 | 1,000원 | 등록일 2008.09.26
  • 가산기, 감산기
    가산기가산기의 종류 : 반가산기, 전가산기, n비트 가산기가산기 : 2개의 2진수를 덧셈(2개 비트 덧셈 수행) 전가산기 : 자리올림 수도 포함하여 2개의 2진수를 덧셈(3개 비트 ... 가산기와 감산기 ( / )반가산기와 전가산기의 구조와 원리를 설명할 수 있다. 반감산기와 전감산기의 구조와 원리를 설명할 수 있다. ... -20) 반가산기의 회로와 블록도다음 중 반가산기의 S(합)에 대한 불대수는?
    리포트 | 31페이지 | 2,500원 | 등록일 2010.11.20
  • 결과-전가산기
    출력 C는 단순화되어져 6개의 문자로 된 표현을 얻는다. 2개의 반가산기와 하나의 or 게이트로 구성된 전가산기가산기는 에서처럼 2개의 반가산기와 하나의 OR 게이트로 구현할 수 ... 두 번째 반가산기의 출력 S는 첫 번째 반가산기의 출력과 z를 Exclusive-OR한 것이다. S와 C는 다음과 같이 부울 함수로 표현할 수 있다. ... ★관련이론전가산기는 3개의 입력 비트들의 합을 계산하는 조합회로이다.
    리포트 | 10페이지 | 1,000원 | 등록일 2013.05.24
  • op-amp를 이용한 가산기, 감산기 설계
    실험결과1) 가산기R4Vout max[V]1kΩ-6.3092kΩ-7.4593kΩ-12.1622) 감산기R4Vout max[V]1kΩ-1.9402kΩ-3.8803kΩ-5.8272. ... 결과분석1) 가산기R4Vout[V]전압이득(측정값) [V]전압이득(계산값) [V]오차 (%)1kΩ-6.309-0.971-1-2.91.2kΩ-7.459-1.148-1.2-4.332kΩ ... 그리고 두 번째 감산기 실험을 할 때에는 GND의 문제도 없애고 결선을 하였는데 결과값이 이상하게 나와서 계속 회로를 뜯었다가 다시 만들었다를 반복하다가 나중에 OP-AMP를 바꾸어
    리포트 | 7페이지 | 1,000원 | 등록일 2015.06.20 | 수정일 2015.08.25
  • VHDL을 이용한 가산기설계 2
    VHDL을 이용한 가산기설계 2 B반 5조 2009312075 차승현 2013. 04. 10 Introduction 5주차 실습이었던 가산기 설계 실습은 저번 주 실험과 주제는 일치하였다
    리포트 | 19페이지 | 2,000원 | 등록일 2014.06.10 | 수정일 2022.11.07
  • [mahobife]디지털회로실험 가산기와 감산기 회로 결과보고서입니다.
    BCD 가산기 회로 설계 및 실험4. 가산회로와 감산회로의 조함5. 제어신호에 의한 가산기와 감산기 동작Ⅱ. 데이터1. ... 가산기와 감산기 회로6. BCD 검출기 회로결과보고서조교님제출일학 과학 년학 번성 명Ⅰ. 목적1. 가산기 회로 설계 및 실험2. 감산기 회로 설계 및 실험3. ... 가산기예측대로 잘 나오는 것을 확인 할 수 있었다.3. 1의 보수를 이용한 감산기● 음수의 표현-> +9 : 00001001-9 : 10001001 (signed magnitude
    리포트 | 7페이지 | 1,000원 | 등록일 2017.10.09 | 수정일 2017.10.11
  • [mahobife]디지털회로실험 가산기와 감산기 회로 예비보고서입니다.
    BCD 가산기 회로 설계 및 실험4. 가산회로와 감산회로의 조함5. 제어신호에 의한 가산기와 감산기 동작Ⅱ. 이론1. ... 가산기와 감산기 회로8. 가/감산기 회로예비보고서조교님제출일학 과학 년학 번성 명Ⅰ. 목적1. 가산기 회로 설계 및 실험2. 감산기 회로 설계 및 실험3. ... 병렬 감산기라. 1의 보수를 이용한 감산기2비트 병렬 감산기의 회로도3. 가산기, 감산기 응용회로가. BCD 가산기라.
    리포트 | 9페이지 | 1,000원 | 등록일 2017.10.09 | 수정일 2017.12.09
  • 가산기와 감산기 실험
    *실험 목적- 반 가산기와 전 가산기의 원리를 이해한다.- 가산기와 감산기의 동작을 확인한다..- 가산과 감산을 할 수 있는 회로를 설계하는 방법을 익힌다. ... 회로이며, 그림 6-2는 이 반 가산기의 기호를 나타내고 있다.⑵ 전 가산기2진수로 표시한 2개의 수 이외에 아랫자리에서 발생한 자리올림수까지도 합해 주도록 하는 가산기를 전 가산기라 ... 진수로 표시된 두 개의 수를 합해서 얻어진 가산기를 반 가산기라 한다.
    리포트 | 7페이지 | 1,000원 | 등록일 2011.09.06
  • 논리회로실험. 실험3. 가산기 & 감산기
    즉A _{1}+B _{1}의 계산은 반가산기,A _{2}+B _{2}의 계산은 전가산기를 통해 계산해야 하며 2비트 전가산기는 1비트 반가산기+1비트 전가산기의 형태가 되어야 한다.반가산기의 ... 수 있다.고찰 및 의의이번 실험에서는 예비보고서를 쓰면서 확인한 1비트 반가산기와 전가산기, 반감산기와 전감산기를 조합해 2비트 전가산기, 전감산기의 회로를 구성하고 그 실험결과를 ... 예비보고서 결선도와의 비교- 반감산기와 전감산기는 반가산기와 전가산기의 회로에 NOT gate를 추가함으로써 회로를 구성할 수 있다.
    리포트 | 14페이지 | 2,000원 | 등록일 2015.12.21 | 수정일 2016.06.02
AI 챗봇
2024년 08월 31일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
4:49 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대