• 통큰쿠폰이벤트-통합
  • 통합검색(553)
  • 리포트(499)
  • 시험자료(35)
  • 방송통신대(8)
  • 논문(7)
  • 자기소개서(4)

"4bit 곱셈기" 검색결과 141-160 / 553건

  • [컴퓨터구조론][컴퓨터 구조 및 설계]3장 연습문제
    3.8 185와 122가 각각 부호와 크기 표현 방식으로 저장된 부호있는 8비트 십진 정수라고 가정하라. 185-122를 계산하라. 오버플로 또는 언더플로인가? ... 정수인 62와 12의 곱을 계산하라. ... 122 인데 sign and magnitude 방식에서 뺄셈은57과 122를 더한 후에 negate, 즉 sign비트 반전을 해주면 된다.`````````00111001#+``01111010
    리포트 | 3페이지 | 1,000원 | 등록일 2016.04.20
  • #9 디지털실험 예비
    그 곱이 출력되는 Digit은 HEX1, HEX0.part44비트 곱셈기를 8비트곱셈기로 확장[function simulation]변수들의 개수가 증가하고, 모듈의 사용이 증가하여 ... KEY[1]은 클럭으로 되고, 클럭이 2번 움직여야 연산된 값을 얻을 수 있다.part34bit full Adder의 조합을 이용하여 4비트끼리의 곱 을 설계[function Simulation ... 설계하는데 헷갈렸지만, 결과는 제대로 출력되었다.Part6LPM library에서의 곱셈기와 덧셈기를 이용하여(A x B) + (C x D)를 설계파이프라인을 사용하여 clock속도를
    리포트 | 3페이지 | 1,000원 | 등록일 2013.12.12 | 수정일 2014.04.22
  • [논리회로실험] 실험4. ALU&Booth
    자세한 연산은 위의 표1을 보면 확인할 수 있다.· Booth 곱셈기'Booth 곱셈기'는 'Booth 알고리즘'을 이용한 곱셈기이다. ... 것은 8bit끼리의 곱셈이다.' ... 총 12개의 state를 사용하여 12가지의 연산을 수행하는 ALU를 설계한다.· Booth 곱셈기 설계2진수 곱셈에 사용되는 Booth 알고리즘을 공부한다.
    리포트 | 31페이지 | 2,500원 | 등록일 2014.03.22
  • CPU 종류 조사
    비트의 이동은 2로 곱셈하거나 나눗셈하는 것으로 해석된다.보수기 : ALU 내의 데이터에 대하여 보수 연산을 수행한다. 2의 보수가 덧셈과 밸셈 계산 장치를 쉽게 제작하여 컴퓨터에서는 ... NOT, XOR)을 수행하는 회로다.상태 플래그 : 연산 중인 ALU내의 데이터 상태를 음수, 0, 오버플로우 등을 표시한다.이동기 : 데이터 비트를 좌우로 비트별로 이동시킨다. ... ALU는 기본적으로 산술 및 부울 논리 연산기, 상태 플래그, 이동기, 보수기 등으로 구성된다.산술 및 부울 논리 연산기 : 실제적인 산술연산(사칙연산)과 논리연산(AND, OR,
    리포트 | 4페이지 | 1,000원 | 등록일 2016.04.21
  • [디지털 설계 언어] [쿼터스 / Verilog 언어] binary multiplier
    되어있는 dp_width의 값(bit수)을 변경해준다면 n-bit 곱셈기처럼 사용할 수 있다. ... (예를 들면 9bit 이상 16비트이하에서는 BC_size도 bit수를 4로 맞춰줘야 한다.) ... 다만, 카운터가 제대로 동작하려면 bit수에 맞추어 counter size도 올려주어야 한다.
    리포트 | 2페이지 | 1,000원 | 등록일 2014.08.11 | 수정일 2016.06.13
  • 연산회로 예비보고서
    ■실험 목적-이진 덧셈, 뺄셈 및 곱셈계산의 원리를 이해하고, 이를 구현하는 가산기, 감산기 및 승산기의 동작을 확인하는 실험입니다. ... ■이진 곱셈계산과 승산기-이진 곱셈계산은 아래에 나온 식과 같이 덧셈과 자리이동의 동작을 반복함으로써 실현할 수 있습니다.예)1001 TIMES 1011=1001 TIMES (1+10 ... A, B 두 개의 수와 전단의 자리올림을 더해주는 가산기입니다.그림 4 전가산기 회로도 그림 5 진리표결과값을 수식으로 표현하자면 다음과 같습니다. ①sum _{} ^{} (A OPLUS
    리포트 | 2페이지 | 1,500원 | 등록일 2014.11.28
  • 디지털실험 - 실험 12. 쉬프트 레지스터 결과
    , 마이크로프로세서에 쓰는 2의 N승의 곱과 나눗셈에도 사용된다. ... - 실험 1과 실험 6은 직렬데이터를 병렬로 변환하는 실험이었으며, 4비트 직렬 데이터를 4비트 병렬 데이터로 변환한다. ... 또한 74SN195(4비트 쉬프트 레지tm터)를 이용하여 링카운터를 구성 할수도 있다.
    리포트 | 6페이지 | 1,500원 | 등록일 2017.04.02
  • 논리회로실험) ALU 예비보고서
    이로 가산 또는 감산의 역할을 수행하여 수치를 더하거나, 뺀다.* 가산기의 종류- 반가산기 : 2bit 덧셈기로 그 값의 합과 자리 올림수를 출력함- 전가산기 : 3bit 덧셈기로 ... 뺄셈, 곱셈, 나눗셈에 대해 나타낸다.- 산술 연산 장치이전 실험에서 다루었던 전가산기가 기본적으로 구성되어 있으며, 산술 연산인 덧셈, 뺄셈, 곱셈, 나눗셈을 수행하는 연산회로를 ... ALU 은 지난 실험 간에 사용되었던, AND, OR, XOR, NOT 등의 GATE 회로들을 포함하여, 덧셈, 뺄셈, 곱셈, 나눗셈 등을 수행하는 연산 논리회로라고 할 수 있다.컴퓨터
    리포트 | 3페이지 | 2,000원 | 등록일 2014.01.06
  • BCD to Excess-3 코드 가/감산기 설계 보고서
    이 게이트는 서로 배타적인 논리곱이 다시 논리합으로 결합되는 B+A 관계이므로 배타적 논리합과 같다.ABY000011101110③ 74LS83 4 비트 가산기4비트 가산기 IC는 A4 ... 가/감산기의 덧셈 및 뺄셈에 관한 변환기의 진리표는 다음페이지에 있다.덧셈출력BCD의 값C4S4S3S2S1D5D4D3D2D16001100000070011100001801000000109010010001110010100010011010110010112011000011013011010011114011100100015011110100116100001000017100011000118100101001019100111001120101018 ... 이다.뺄셈을 표현 할 때 뺄셈의 결과 올림수가 발생하지 않으면 이는 음수에 해당하기 때문에 이 결과를 다시 2의 보수로 취하게 하고 부호 비트를 포함하게하면 원하는 음의 BCD 값이
    리포트 | 12페이지 | 1,500원 | 등록일 2015.12.10
  • 디지털실험및설계 예비7(연산 회로)
    물론, 복잡 한 연산이 들어가 있는 복합연산까지 수행할 수 있는 기능을 가졌다.⑥ (1) 그림 9(f)에 나타낸 회로의 동작 원리를 설명하고 이 회로로 곱셈연산을 하기 위해서는 CONTROL ... ) 직렬 가산기 결과값(6) ALU논리연산장치인 ALU는 가산, 감산을 포함한 여러 가지의 연산을 할 수 있는 병렬 데이터 처리장치이다. 4비트 입력이 A, B 두 개아 있으며 이 ... 그림4.1)은 진리표 이다.그림4) 전감산기ABBR _{i}DBR _{o}0000001011100101100000111011011010011111그림4.1) 진리표(5) 직렬 가산기직렬
    리포트 | 9페이지 | 1,500원 | 등록일 2015.12.05
  • verilog code - (combo kit) 10진수 2자리수 곱셈, led, 7-segment, vfd로 출력
    곱셈하려는 두 수와 그 두 수의 곱셈 결과값을 모두 출력하기에는 자리가 부족하다.그러므로 곱셈을 하려는 처음 수, 첫 번째 keypad 입력을 누르는 순간 그 수를 처음 4개의 LED에 ... kit에 있는 7-segment display 갯수는 총 8개 이다.7-segmet는 한 display에 16진수 표현법으로 0부터 F까지 모두 표현할 수 있다.하지만 구현하는 곱셈기의 ... kit_4multiplier_LedSegVfd▶ kit_4multiplier_LedSegVfd의 동작 설명multiplier 이므로 두 수를 입력받아 곱셈하고, 그 결과값을 출력으로
    리포트 | 14페이지 | 2,000원 | 등록일 2014.04.25
  • 05 논리회로설계실험 예비보고서(조합회로)
    두 숫자의 산술연산, 논리연산을 계산하는 디지털 회로이다.대부분의 ALU는 다음의 연산을 수행할 수 있다.정수형 산술 연산 (덧셈,뺄셈, 곱셈, 나눗셈)비트 논리 연산 (AND, NOT ... , OR, XOR)비트 시프트 연산(특정 비트만큼 이동하거나 회전) 1bit ALU 구성도S1S0논리식기능00Y=A nand BNAND01Y=A and BAND10Y=A or BOR11Y ... N비트 비교기는 두 수의 최상위 비트(MSB)부터 두 수를 비교한다. 같다면 차상위 비트를 비교해간다.
    리포트 | 7페이지 | 3,000원 | 등록일 2014.09.27 | 수정일 2021.04.15
  • 아주대 논리회로실험 설계 8by8 multiplier 결과보고서
    설계 목적- 8비트 2진수 입력 2개를 받아들여 곱셈을 하고 16비트 2진수의 결과값을 만들어 내는 곱셈기 구현 (8bit 입력의 Multiplier HDL(VHDL) 구현 및 FPGA ... 논문의 결과를 참조한 결과 파이프라인 전가산기를 사용한 8단 파이프라인 곱셈기는 지연 시간이 0.34ns로 그냥 Modified Booth 곱셈기에 비해 성능이 4.38배 높다.karatsuba ... 그림 1과 같이 곱셈과정은 승수 Y의 비트들을 검사하여 그것이 1일 경우에 피승수 X를 더하는 과정으로 구서오디는데, Y비트 검사시마다 X는 왼쪽으로 한비트씩 Shift된다.
    리포트 | 18페이지 | 1,000원 | 등록일 2013.11.29
  • [VerilogHDL] CLA를 이용한 16bit 산술논리장치(ALU) 설계
    디지털설계고속가산기(CLA)를 활용한16bit 산술논리장치(ALU) 설계목 차설계개요개념설계회로구현결과검토■ 설계개요고속가산기를 활용하여 8가지 연산(덧셈, 뺄셈, +1증가, -1감소 ... A - B)AiBi'10011 증가(A + 1)Ai010101 감소(A - 1)Ai10011덧셈(A + B)AiB0100보수(A')Ai00101논리곱(A and B)Ai AND Bi00110논리합 ... (A or B)Ai OR Bi00111전달(A)Ai00고속가산기(Carry Lookahead Adder, CLA)는 가수와 피가수의 덧셈에 의해 부분합(sum)을 구하는 동신에 전
    리포트 | 6페이지 | 3,500원 | 등록일 2015.08.02
  • 관용 알고리즘(AES) 과 공개키 알고리즘(RSA) 암호화 복호화과정 및 설명 ( 관용 암호 방식과 공개키 암호 방식의 암호 알고리즘 조사 )
    값의 순열을 포함하고 있는 16x16 크기의 바이트 행렬을 사용하며 상태 배열의 각 바이트에서 왼쪽 4비트는 행 값, 오른쪽 4비트는 열값으로 사용됨○ 이 행과 열값을 인덱스로 이용하여 ... 다항식들로 생각하고, 고정된 다항식 c(x)와 곱셈을 수행함○ 고정된 다항식 c(x)는 c(x) = 03 *x^{ 3}+x^{ 2}+x^{}+02로 계산됨○ 따라서 아래와 같은 곱셈 ... 키는 44개의 32비트 워드, w[i]로 확장되고 4개의 서로 다른 워드(128Bit)는 각 라운드에서 라운드 키로 사용○ 1회의 순열과 3회의 치환으로 구성된 4단계를 사용○ 암호화와
    리포트 | 10페이지 | 2,500원 | 등록일 2014.04.11
  • #9 디지털실험 결과
    곱셈기를 확장해 8bit 곱셈기를 구현했다. part3에서 비트 수만 들어났지, 나머지 동작은 다 비슷했다.▶ Discussion파라미터에 값을 넣을 때 헷갈려서 힘들었다. ... A에 대한 수를 입력하고, SW[3:0]에 B에 대한 수를 입력받으면, HEX1, HEX0에 A*B에대한 결과가 출력된다.▶ Discussion덧셈기는 비교적 간단했지만, 곱셈기는 ... 덧셈기를 사용하였을 때, 나온 결과값이 10진수로 표시되도록 사용하였다가, 결과가 원하지 않은 값이 나와서 당황스러웠다.
    리포트 | 3페이지 | 1,000원 | 등록일 2013.12.12 | 수정일 2014.04.22
  • 서강대학교 디지털회로설계 설계2 8bit Multiplier
    제목 : 고속 동작 곱셈기 설계2. ... 목적 ● 고속 동작 곱셈기의 설계를 통해 곱셈 과정을 이해하고 곱셈기 구현을 위한 기법들을 익히며 설계 흐름을 숙지하며, 동작 확인 과정을 통해 시뮬레이션 툴의 사용법을 익힌다.3. ... 4.
    리포트 | 11페이지 | 2,500원 | 등록일 2013.04.12 | 수정일 2014.01.03
  • 디지털미디어 기말고사 예상문제
    곱셈연산 : 밝은 부분은 더 밝아지고 어두운 부분은 약간 밝아져 영상의 선명도 증가. 대비가 커서 뚜렷해짐.4. ... 덧셈연산 : 화소의 밝기 값 + 상수 값 = 화소의 밝기 값 255 초과 시 모두 255 처리2. 뺄셈연산 : 화소의 밝기 값 - 상수 값 = 화소의 밝기 값 감소. ... 표현하는 양자화 비트 수가 결정.Gray Level 영상 색 X 밝기 O.
    리포트 | 12페이지 | 1,500원 | 등록일 2015.11.12 | 수정일 2015.11.13
  • 의료전산일반
    곱셈과 나눗셈도 각각 덧셈과 뺄셈으로 바꾸어서 수행할 수 있기 때문에 병렬 가산기(Adder, 덧셈기)만 있으면 4칙 연산을 할 수 있다. ... 즉, 현재 자료의 포인터는 다음 자료의 위치를 가리킨다.자료의표현 및 연산장치자료의 표현ALU Arithmetic Logic Unit 의 기능 덧셈, 뺄셈, 곱셈 및 나눗셈의 산술연산과 ... 변환2진 부호화 가중치 코드 Weighted Code 각 자릿수마다 고유값인 가중치를 가진 코드이다. 8421 코드 | 가중치 Weighted 코드의 대표로 0-9까지의 10진수를 4비트
    리포트 | 61페이지 | 2,000원 | 등록일 2014.06.04
  • 방송통신대학교 컴퓨터의 이해 과제물.
    처리는 기본산술연산(덧셈, 뺄셈, 곱셈, 나눗셈)과 논리연산(자료를 비교해 문제해결에 필요한 순서 또는 다른 방법을 찾는 것)을 한다.나. ... 발전과정발단최초 개발(1970년 대 초)대중적 사용 시작(1980년 대)기술의 발전전자식 탁상계산기의 제어용 LSI기술에 의해 발전해 개발인텔사의 4004 (4비트)인텔사의 8080 ... (8비트)16비트, 32비트, 64비트로 점점 발전처음의 마이크로프로세서는 계산기에 의해 발전해서 1970년 대 4004프로세서의 개발로 이어졌고, 마이크로컴퓨터를 생산 할 수 있게
    방송통신대 | 6페이지 | 3,000원 | 등록일 2014.03.24 | 수정일 2014.03.25
  • 아이템매니아 이벤트
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 15일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:34 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대