• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(3,490)
  • 리포트(3,369)
  • 시험자료(51)
  • 자기소개서(38)
  • 논문(27)
  • 방송통신대(3)
  • 서식(2)

"발진회로" 검색결과 161-180 / 3,490건

  • 6. 위상 제어 루프(PLL) 예비보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    가변 발진기는 제어 신호의 크기에 따라 출력되는 주파수가 변하는 발진 회로이다.전압 제어 발진기의 출력과 기준 신호가 위상 검출기에 인가되면 위상 차이에 해당되는 파형이 루프 필터에 ... 실습목적위상 제어 루프 회로의 이론을 학습하고 간단한 위상 제어 루프 회로를 구성하여 주파수 동기화 (Phase Locking) 원리를 이해한다.6-2. ... 아날로그 및 디지털 회로 설계 실습-실습 6 예비보고서-위상 제어 루프(PLL)학과 :담당 교수님 :제출일 :조 :학번 / 이름 :6-1.
    리포트 | 11페이지 | 1,000원 | 등록일 2022.09.06
  • [전자회로실험 결과보고서]오디오 전력 증폭기 설계 및 제작(A+)
    관찰할 때 발진 파형을 고려하여 오실로스코프의 Cursor 기능을 이용했다면 설계 규격에 맞는 최대 부하 전력을 계산할 수 있었을 것으로 생각한다.회로를 제작할 때 출력 전압이 0V가 ... 또 회로에서 소자와 전선을 많이 사용했기 때문에 내부 저항으로 인한 오차로 이론값과 차이가 났을 것출력 파형의 고주파 부분에 발진 파형이 생겼을 때 2N3904 트랜지스터의 베이스A0.975mA0.965mAI ... 오디오 증폭기 회로.2.1.2 실험 방법1) 브레드 보드에 설계한 그림 2-4와 같은 회로를 구성하라.2) 가변 저항R _{3v}가 70ohm이 되도록 조정하고 출력이 0V가 되도록
    리포트 | 22페이지 | 2,500원 | 등록일 2022.03.04
  • 전자회로실습 1 결과 - 함수 발생기
    이 결과로 발진주파수와 설계한 주파수의 값이 유사할 것이라고 추측할 수 있습니다.(2) 가변저항의 값이 모두 같아야 되는 이유를 생각해 본다.- 가변저항의 값이 모두 같아야 전체 회로의 ... 기판에 납땜을 하기 전 브레드 보드에 먼저 회로를 구성하고 발진주파수가1kHz일 때 저항 값을 구하였을 때는VR _{1} =2.6k OMEGAVR _{2} =0.8k OMEGA 을 ... 발진기의 동작 원리를 이해하고, 함수 발생기를 구성하는 회로인 비교기, 적분기의 동작 원리를 이해하여 주어진 규격을 만족하는 함수 발생기를 설계하는 실험이었습니다.첫 번째 주는 브레드보드에
    리포트 | 4페이지 | 2,000원 | 등록일 2020.10.02
  • 아날로그 집적회로 선형증폭기 결과보고서
    반면, 높은 전압과 전류, 열에 약하고 발진 혹은 노이즈가 발생할 가능성이 있다는 단점을 가진다.3. ... 토의 및 질문(1) 개별 트랜지스터로 된 회로와 IC 회로의 차이는 무엇인가? ... 집적회로(IC)의 장단점집적회로란 한 개의 트랜지스터 부피 속에 독특한 배선을 통해서 트랜지스터, 다이오드 등의 능동 소자와 저항, 캐패시터 등의 수동 소자를 결합한 회로이다.
    리포트 | 5페이지 | 5,000원 | 등록일 2020.04.02
  • term project - ALUs (Arithmetic logic units)를 이용한 다기능 디지털 시계 설계
    설계 이론1)디지털 시계발진회로 부분에서 구형파 출력을 위하여 4020(14비트 2진 카운터)와 7404를 이용하였으며 가변저항 100K옴을 조절하여 발진 주파수를 변화시켰다. ... 먼저 브레드보드에 회로를 구현하였고 브레드보드에서 각 소자마다 구현이 잘 되는 것을 확인한 후 회로도대로 PCB기판에 적용하기 시작하였고 구현이 잘 된 것을 확인한 후 납땜을 시작하여 ... 먼저 시계, 타이머, 스탑워치 각각의 회로를 구성하고, 최종적으로 이들을 병렬 연결하여 셋 모두 원하는 대로 동작하도록 계획했다.
    리포트 | 14페이지 | 1,000원 | 등록일 2023.06.22 | 수정일 2023.06.25
  • 아날로그및디지털회로설계실습 실습6(위상 제어 루프(PLL))예비보고서
    전압제어 발진기)아날로그 및 디지털 회로 설계실습설계실습 6. 위상 제어 루프(PLL)6-1. ... 실습목적 : 위상 제어 루프 회로의 이론을 학습하고 간단한 위상 제어 루프 회로를 구성하여 주파수 동기화(Phase Locking) 원리를 이해한다.6-2. ... 가변 발진기 의 세 가지 요소로 구성되어 있다.위상 검출기는 발진기의 입력과 출력 파형의 위상을 비교하여 그 차이에 해당하는 파형을 출력한다.
    리포트 | 11페이지 | 1,000원 | 등록일 2020.09.24
  • 진폭변조 및 복조 실험결과보고서(1)
    고주파 반송파 발진기를 100kHz, 5Vpp로 맞추고, AM 변조 발생기를 1kHz, 0V로 맞춘다. 8. ... 그림 [1-10] 회로도를 가진 모듈의 BJ5 단자를 전원공급기 양의 단자에, BJ6 단자를 전원공급기 접지 단자에 각각 연결한 후 12V의 전원을 공급한다. 5.
    리포트 | 6페이지 | 1,000원 | 등록일 2019.07.29 | 수정일 2023.06.22
  • 아날로그 및 디지털회로설계실습 실습6(위상 제어 루프(PLL))결과보고서
    PLL이라고도 불리며 위상 검출기, 루프 필터, 가변 발진기로 구성되어 있다. ... 처음에 구성한 회로의 커패시터의 용량은 10 nF이었는데 실험을 해보니 동작 주파수는 18.9 ㎑ ~ 20.6 ㎑ 이었다. ... 우리 실험에서는 XOR 게이트를 사용하여 위상 제어 루프 회로를 구성하였다. XOR 게이트에 진폭이 5 V인 Vref의 구형파를 넣어주었다.
    리포트 | 7페이지 | 1,000원 | 등록일 2020.09.24
  • [부산대 이학전자 A+] 555 timer 1
    이러한 기능을 바탕으로 555timer는 직접회로에서 타이머, 펄스 생성 및 발진 애플리케이션, 시간 지연, 발진기 및 flip flop을 회로에 제공하는 요소로 작동할 수 있다.2
    리포트 | 15페이지 | 2,000원 | 등록일 2021.03.03 | 수정일 2021.03.13
  • LED와 LD의 차이점
    전류를 주입함으로써 발생한 빛이 2 개의 거울 사이를 왕복하는 사이에 증폭하여 레이저 발진이 일어난다 . ... LED 회로 구성 -------------------------- 8 2. LD -------------------------------------------- 12 a. ... LSI 직접 회로 및 Tr, Di 등에 사용되는 Si 는 천이 확률 遷移 , 전류가 빛으로 변하는 확률 이 좋지 않으므로 , 레이저 다이오드에는 적합하지 않다 .Ⅱ. 본론 2.
    리포트 | 29페이지 | 2,500원 | 등록일 2022.02.15
  • [LG전자 VS 사업본부] [HW 채용연계형 인턴] 합격 자기소개서
    [연산증폭기 안정도 개선]대학 시절, 모두가 어렵다고 말했던 '연산증폭기 발진 이슈'를 해결하며, 출력 파형을 안정화한 경험이 있습니다.회로 연결 상으로는 문제가 없었음에도, 출력단에서 ... 발진이 원인'이라는 교수님의 조언에 따라, 실험을 마치고 RF 관련 스터디를 통해 발진의 원인과 해결책에 대해 분석하였습니다. ... 이 과정에서, 발진과 연산증폭기의 gain이 trade off 관계를 가진다는 문제가 있었습니다.
    자기소개서 | 2페이지 | 3,000원 | 등록일 2022.12.26
  • KT 네트워크관리직 합격자소서
    아날로그 신호가 오디오 신호로 입력될 때, 발진회로에서 생성된 캐리어 주파수를 변조하는 시스템을 설계했습니다. 발진 부분은 양성 피드백을 이용하는 쿨피츠 발진기로 설계했습니다. ... 시뮬레이션 값을 측정했을 때, 93MHz 부분에서 발진 주파수가 형성됐습니다.예측과 달리 회로를 구현했을 때, 발진 주파수가 127MHz 부근이었습니다.
    자기소개서 | 2페이지 | 3,000원 | 등록일 2024.02.02
  • LG전자 VS사업본부 연구개발 HW 최종 합격 자기소개서(자소서)
    이를 가장 중요시하는 VS 사업부에서 최고의 제품을 위한 회로를 설계하고 싶어 지원하게 되었습니다.앞서 말한 회로 설계 프로젝트를 통해 2GHz 의사 차동 링 발진기를 설계하여 layout까지 ... 설계하는 과정에서 링 발진기의 출력단의 커패시턴스 값이 나머지 노드보다 크다는 것에 집중했습니다. ... 회로설계 엔지니어를 위한 발걸음."교내 전자회로 강의를 통해 BJT, MOSFET등의 소자를 활용한 회로에 대해 학습하며 회로에 흥미를 가지게 되었습니다.
    자기소개서 | 5페이지 | 3,000원 | 등록일 2023.02.13 | 수정일 2023.02.16
  • 한양대 컴퓨터공학과 대학원 자기소개서 작성 성공패턴 면접기출문제와 구두면접 논술문제
    18) 발진회로에 대한 설명을 해보세요..발진회로는 정귀환 회로로 이루어져 있다..위상 변위(phase-shift) 발진기의 귀환회로는 출력신호의 위 상이 180도 변위가 일어나도록구성되어 ... 있다..발진이 잘 일어나게 하기 위해서는 개방 루프 이득(open loop gain)을 이론치보다 약간 높게 설정한다.
    자기소개서 | 165페이지 | 9,900원 | 등록일 2020.05.12
  • 22하 삼성전자 메모리사업부 회로설계 합격 자기소개서
    [끈질기게 원인을 분석하며 해결한 발진 문제]대학 시절, 모두가 어렵다고 말했던 '연산증폭기 발진 이슈'를 해결하며, 출력 파형을 안정화한 경험이 있습니다.회로 연결 상으로는 문제가 ... 발진이 원인'이라는 교수님의 조언에 따라, 실험을 마치고 RF 관련 스터디를 통해 발진의 원인과 해결책에 대해 분석하였습니다. ... 이 과정에서, 발진과 연산증폭기의 gain이 trade off 관계를 가진다는 문제가 있었습니다.
    자기소개서 | 5페이지 | 10,000원 | 등록일 2022.12.26 | 수정일 2023.04.19
  • A+ 중앙대 아날로그및디지털회로설계실습 족보 시험자료, 02 03 04 05 06 07 08 09 10
    [실습 05]✅ 전압제어 발진기✅ 적분기 회로둘 다 모두 선형적인 식이 나오게 되고 기울기는 저항들에 의해서 결정되게 된다. ... [실습 04]발진 주파수는 감쇠 값이 V+/V0=1/3 이므로 negative feedback은 이론적으로 발진 주파수의 이득은 3이어야 한다. ... [실습 02]✅ SMPS – 일정한 직류전압을 부하에 공급해주는 직류 인정화 전원이다.DC/DC converter 이랑 부궤환 제어 회로 PWM으로 구성됨.부궤환 제어 회로 -> DC
    시험자료 | 16페이지 | 2,000원 | 등록일 2024.03.13 | 수정일 2024.03.20
  • 고려대 정보보안학과 대학원 자기소개서 작성 성공패턴 면접기출문제와 구두면접예상문제 논술주제
    물론 일부 문장을 수정한 경우는 있으나 분량은기출문제에서 제시되었던 내용입니다. 1) 빅데이터 분석을 위한 사전 데이터 순서와 변수 선정과정을 500자 내외로 서술하세요.2) 발진회로의 ... 출력이 직접 부하와 결합되면 부하의 변동으로 인하여 발진주파수가 변동되는데 이에 대한 대책을 이론적으로 설명하세요. (500자)
    자기소개서 | 353페이지 | 9,900원 | 등록일 2020.03.17 | 수정일 2022.12.06
  • 전자기기기능사 필기 요약본
    비해 콜피츠 발진 회로의 이점은=높은 주파수 발진 적합▶캐소드플로워증폭기=비직선 찌그러짐 小▶컬러 TV 특정채널만 흑백=국부발진 주 파수의 조정 불량▶GW-BASIC에서 MS-DOS로 ... , 톱날파 발진 회로▶유도형 계기=직류 적산 전력계로 사용된다▶가동 코일형 계기=평등눈금, 감도우수, 직류전용(교류측정땐 정류기 삽입)▶10MHz 정도 전파파장을 측정-->15m의 ... 음차 발진기, 혼합검파기, 의사 공중선▶AVC의 작용=이득 조정 작용▶순차 액세스만 가능한 보조기억장치=자 기 테이프▶DEEP회로=두개의 트랜지스터가 부하에 대하여 직렬로 동작하고
    시험자료 | 6페이지 | 2,000원 | 등록일 2022.03.15
  • 서울대학교 일반대학원 전기정보공학부 연구계획서
    학부, 대학원 이수 전공 과목 중 관심과목저는 OO대 대학원에서 고급디지털논리회로, 고체전자공학, 반도체공정, 생체전자공학, 신경보완기술, 전기유한요소법, 전력시스템운영론, 디스플레이공학 ... 랩에서 발전설비계획 수립 시 FR용 ESS의 최적 용량 산정에 관한 연구, AI 기반 영상 처리 시스템 알고리즘 및 아키텍쳐 연구, 폐루프 응답 분석을 기반으로 한 다중 루프 광전자 발진기의 ... 방법론 및 엔지니어링 모델 개발 연구 등을 하고 싶습니다.저는 또한 메모리 감소 및 저전력을 위한 BNN 가속기 설계의 구조적 최적화 연구, 저주파 RF 신호 변조에 의한 광전자 발진기의
    자기소개서 | 2페이지 | 3,800원 | 등록일 2023.09.19
  • [A+] 중앙대학교 아날로그및디지털회로설계실습 4차 예비보고서
    이 관계식을 이용하여 1.63 kHz에서 발진하는 Wien bridge 회로를 설계 하시오. ... 나온 원인을 파악해보면 발진 회로 설계를 위해 Loop gain의 RC 값을 조절하여 위상을 0으로 맞추었고, 와 값을 조절하여 크기를 1로 설정하였다. ... Wien bridge oscillator 회로도이다.의 time-domain 출력 파형을 확인하면 sine파가 출력된다.하지만 발진 파형의 크기가 매우 작아 예상 출력 파형과 다르다고
    리포트 | 9페이지 | 1,000원 | 등록일 2024.02.17
  • 레이어 팝업
  • 프레시홍 - 특가
  • 프레시홍 - 특가
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
AI 챗봇
2024년 07월 19일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
1:11 오전
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기