• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(2,195)
  • 리포트(2,078)
  • 시험자료(70)
  • 자기소개서(35)
  • 방송통신대(8)
  • 서식(3)
  • ppt테마(1)

"가산 회로" 검색결과 1-20 / 2,195건

  • 논리회로실험 반가산기 전가산
    논리회로설계 실험 예비보고서 #2실험 2. 반가산기 & 전가산기1. ... 입력신호 전압의 덧셈을 출력하는 디지털 회로도 있는데 이를 가산회로라고도 부른다.(2) 반가산기반가산기는 컴퓨터 내에서 2진 숫자를 덧셈하기 위해 사용되는 논리회로의 일종이다. 2개의 ... 예비 이론(1) 가산가산기란 이진수의 덧셈을 하는 논리회로이며 디지털회로, 조합회로의 하나이다.
    리포트 | 5페이지 | 1,500원 | 등록일 2021.10.01
  • 조합논리회로(전가산기,반가산기)
    논리회로 및 실습예비 레포트1. 제 목 : 조합논리회로(전가산기/반가산기)2. 내 용 :1. ... 그러나 이 AND, OR, NOT 등을 사용한 간단한 회로에서는 더욱 하위에서의 자리올림을 처리하는 것이 불가능하므로 가산 회로로서는 불완전하여 이와 같은 회로를 반가산기라고 한다.입력출력ABSC ... )에서는 고려되지 않았던 하위의 가산 결과로부터 올림수를 처리할 수 있도록 한 회로이며, 일반적으로는 가산기 두 가지와 올림수용의 회로로 구성되어 있다.입력출력ABC(in)
    리포트 | 4페이지 | 1,000원 | 등록일 2021.01.11 | 수정일 2021.01.13
  • 조합논리회로 (전가산기,반가산기)
    논리회로 및 실습결과 레포트1. 제 목 : 조합논리회로(전/반가산기)2. ... 결 과 :1) 전가산회로를 통해서 구현하면 출력 S는 초기 입력값 2개의 XOR값과 3번째 입력값의 XOR연산 값이고, 출력 C는 처음에 나온 출력값 2개의 XOR 연산값과 3번째 ... 그리고 assign(선언부)를 통한 식을 써주고 종료 합니다.2) FullAdder(전가산기)전가산기는 2개의 반가산기와 OR 연산자로 구성되어 있다.3개의 입력값(A,B,CIN)을
    리포트 | 6페이지 | 1,000원 | 등록일 2021.01.11 | 수정일 2021.01.13
  • [제어공학실험] 가산회로
    【실험회로】3.2 반전 가산회로( V1 > V2 일 경우 )3.3 반전 가산회로( V12은 +, V2는 ?이고 크기가 같을 경우 )4. ... 【관련이론】(1) 가산회로가산회로는 2개 이상의 신호전압을 대수합 또는 차를 얻는 회로로 공업계측 기술이나 제어회로에 많이 이용된다. ... 【실험목적】연산증폭기를 이용한 2입력 가산회로의 동작을 이해한다.2.
    리포트 | 9페이지 | 1,500원 | 등록일 2020.04.06
  • 논리회로실험 병렬 가산기 설계
    내의 전가산회로구조적 모델링? ... 논리회로설계 실험 예비보고서 #3실험 3. 병렬 가산기 설계1. ... 계산결과에서 2의 보수에서는 가장 높은 자리에서 자리올림이 발생시, 이를 무시하므로 결과값은 00011001이다.(3) 병렬가산기 논리회로오른쪽의 그림은 8bit 병렬가산기의 논리회로도이다
    리포트 | 6페이지 | 1,500원 | 등록일 2021.10.01
  • [전자회로] Pspice (전가산기와 반가산기) 실험 레포트
    0/0/1/1, C : 0/1/0/1/0/1/0/1반가산기의 구현에서 sum인 (AB' + A'B) 의 회로와 (A + B)(A' + B') 의 회로를 각각 만들어 비교하여 같은 결과를 ... 원리◆반가산기 (half adder)- 두 개의 2진수 한자리를 입력하여 합(sum)과 캐리(carry)를 구하는 덧셈 회로. ... y)과 S의 XOR을 푼 값인 x'y'z +x'yz'+xy'z'+xyz 의 회로를 만들어 비교한 결과, z ? (x?
    리포트 | 6페이지 | 2,000원 | 등록일 2020.11.30
  • 논리회로설계실험_반가산기/전가산기 결과레포트
    또한, Schematic Design으로 반가산기과 전가산기의 논리회로를 그려보고 시뮬레이션을 통해 논리회로가 제대로 그려졌는지 확인해본다. ... 논리회로설계 실험 결과보고서 #2실험 2. 조합회로 설계1. 실험 목표반가산기와 전가산기에 대해서 이해하고, 반가산기와 전가산기를 세 가지 모델링 방법으로 설계한다. ... 반가산기1) 진리표반가산기는 한 자리 2진수 2개를 입력하여 합(Sum)과 자리올림(Carry)을 계산한 덧셈 회로이므로 다음의 식들이 성립한다.0+0=00 _{(2)} phantom
    리포트 | 12페이지 | 2,500원 | 등록일 2021.10.09
  • 디지털 회로 실험-가산기와 감산기
    실험6은 전가산회로를 직접 시뮬레이션 해본 결과이다. 위에 실험2 전가산회로와 동일하게 출력되는 것을 확인할 수 있었다. ... 디지털 회로실험실험6. 가산기와 감산기1. 목적-반가산기와 전가산기의 원리를 이해한다.-반감산기와 전감산기의 원리를 이해한다.-2진병렬 가산기의 원리를 이해한다.2. ... 전가산회로를 직접 시뮬레이션 해본다.2) 결과와 이론 비교 : 실험1은 반가산회로로 입력 A, B에 따른 출력 S와 C의 결과를 보면 입력 A와 B가 모두 0이면 S와 C모두
    리포트 | 18페이지 | 2,000원 | 등록일 2022.09.10
  • 디지털회로실험 가산기 결과보고서
    [반가산기 pin 연결도][반가산회로]A(V)B(V)S(V)C _{out} (V)00offoff50onoff05onoff55offon2. ... 반가산기와 전가산기를 구성할 때 점프선의 연결이 굉장히 복잡했는데, 점프선의 부족으로 인해 마지막 실험은 하지 못했다. 반가산기는 2진수의 덧셈을 수행하는 논리회로이다. ... [전가산기 pin 연결도][전가산회로]C _{i n } (V)B(V)A(V)S(V)C _{out} (V)000offoff500onoff050onoff550offon005onoff505offon055offon555onon3
    리포트 | 4페이지 | 1,500원 | 등록일 2021.04.16
  • 충북대 기초회로실험 반가산기 및 전가산기 예비
    가산기 및 전가산기(예비보고서)실험 목적(1) 반가산기와 전가산기의 원리를 이해한다.(2) 가산기를 이용한 논리회로의 구성능력을 키운다.이론(1) 2진 연산(Binary Arithmetic ... bar{A} B`=A```` OPLUS B#C`=AB(3) 전가산기(Full Adder)A, B 두 입력 외에 앞단으로부터 1개의 자리올림수도 동시에 가산을 할 수 있는 회로로서 두 ... 합 digit와 자리올림 digit의 2개의 digit로 결과가 얻어진다.(2) 반가산기(Half Adder)2진 덧셈을 살펴보면 2-입력(A, B)의 논리회로는 exclusive-OR
    리포트 | 2페이지 | 1,000원 | 등록일 2021.09.10
  • 충북대 기초회로실험 반가산기 및 전가산기 결과
    및 고찰이번 실험은 반가산기와 전가산기를 논리게이트를 이용하여 실제 회로로 구성하고 진리표를 작성해보는 실험이었다. ... 이번 실험을 통해 디지털 공학에서 배운 반가산기와 전가산기의 원리가 실제 회로 상에서도 성립한다는 것을 확인해볼 수 있었다. ... 반가산기 및 전가산기(결과보고서)실험 결과(1) 다음 회로를 구성하고 진리표를 작성하라.ABS[V]C[V]000.001280.0955015.080.0961105.080.0962110.001644.49
    리포트 | 1페이지 | 1,000원 | 등록일 2021.09.10 | 수정일 2021.09.15
  • OP-AMP의 가산회로 및 감산회로의 동작이해 보고서
    리포트 | 9페이지 | 2,000원 | 등록일 2022.12.02
  • 게이트회로가산기 예비, 결과보고서
    리포트 | 11페이지 | 1,000원 | 등록일 2019.12.09
  • 디지털회로실험 가산기, 감산기 실험 레포트
    디지털회로실험실험보고서제목 : XOR 게이트(XOR, 1비트 비교기, 보수기)가산기와 감산기(전가산기, 전감산기)1. ... 기본 이론- 비교기- 비교기는 2개의 전압이나 전류를 비교하고 더 큰 쪽을 가리키는 디지털 신호를 출력하는 장치이다.- 2진 비교기는 두 2진수 값의 크기를 비교하는 회로이다. ... `=` {bar{A}} B`+A {bar{B}} `=`A` OPLUS B#F _{3} `=`A {bar{B}}#F _{4} `=` {bar{A}} B``- [그림 3] 비교기 논리회로
    리포트 | 10페이지 | 1,500원 | 등록일 2020.12.13
  • 디지틀 논리회로 실험6 가산기와 감산기
    가산과 감산을 할 수 있는 회로를 설계하는 방법을 익힌다 .이 론실험 순서 7408,7486 회로를 사용해 반가산회로를 구성한다 . 7408,7486,7432 회로를 사용해 전가산기 ... 2 진 4bit 전감산기와 전가산기결과분석 및 결론 먼저 반가산기와 전가산기를 구성해보았고 반감산기와 전가산기 그리고 2bit 병렬 2 진 가산회로까지 회로를 잘 구성하였다 . ... 회로를 사용해 2bit 병렬 2 진 가산회로를 구성한다 . 7483,7486 회로를 사용해 2 의 보수를 이용한 2 진 4bit 전감산기와 전가산기를 구성한다 .입력 A,B 에
    리포트 | 13페이지 | 2,000원 | 등록일 2019.10.03 | 수정일 2021.10.17
  • 충북대 기초회로실험 Multiplexer 가산-감산 결과
    Multiplexer 가산-감산(결과보고서)실험결과(2) 과 같이 회로를 연결하고 진리표를 작성하라. ... 이번 실험을 통해 디지털 공학에서 배운 전가산기와 전감산기의 원리가 실제 회로 상에서도 성립한다는 것과 멀티플렉서를 이용하여 전가산기를 구성할 수 있다는 것을 확인해볼 수 있었다. ... 실험 2는 전가산기를 구성하고 진리표를 작성하는 실험이었는데 실험 결과 이론상 진리표와 동일하였다.
    리포트 | 2페이지 | 1,500원 | 등록일 2021.09.10 | 수정일 2021.10.26
  • 충북대 기초회로실험 Multiplexer 가산-감산 예비
    Multiplexer 가산-감산(예비보고서)실험 목적(1) 전가산기 구성을 위해 2개의 4입력 Multiplexer 사용을 익힌다.(2) 2개의 4-입력 Multiplexer를 감산기로 ... 이렇게 만들어진 8개의 함수를 8-입력 multiplexer에 입력할 수 있고 이때 출력은 3개의 변수로 제어 가능하다.(4) 전가산기(Full adder)74LS153은 전가산기를 ... 비교, 설명하라.Decoder는 입력에 따라 출력을 결정하는 회로이고 demultiplexer는 입력된 데이터를 제어입력으로 출력선을 결정하는 회로이다.(2) Enable 단자가
    리포트 | 3페이지 | 1,500원 | 등록일 2021.09.10 | 수정일 2021.09.15
  • 부경대학교 전자회로실험 보고서 가산
    회로 구성이 매우 복잡하고 어려웠다.): nand로 구성된 반가산기를 문제에 맞게 구성하였으나 5v부근이아닌 3v부근에서 참값이 나타나고 회로내에 형성되어야할 전압이 나타나지않아 1번문제를 ... (해당 회로는 실험과정 5.3에서 재사용하므로 해체하지 않는다.)A (V)B (V)S (V)Cout (V)*************1015.2 마찬가지로 전가산기를 구현하고 출력 단자에 ... 우리는 NAND게이트를 이용하여 반가산기, 전가산기, 2bit 덧셈기를 구현했다. (실제로 전가산기와 2bit 덧셈기는 구현하지 못했다.
    리포트 | 4페이지 | 4,000원 | 등록일 2020.06.03 | 수정일 2024.08.04
  • 디지털 논리회로의 응용 가산기/비교기/멀티플렉서/디멀티플렉서
    디지털 논리회로의 응용 – 가산기/비교기/멀티플렉서/디멀티플렉서실험 목표반가산기와 전가산기의 원리를 이해한다.비교기의 원리를 이해하고 이를 응용한 회로를 구성할 수 있다.멀티플렉서의 ... 원리를 이해한다.실험 이론가산가산기는 덧셈을 수행하는 디지털회로이다. ... 이 회로의 최종값은 2C+S가 된다.전가산기는 한자리 수 이진수를 연산하고 하위의 자리올림수 입력을 포함해서 결과값을 출력하는 가산기이다.
    리포트 | 10페이지 | 1,000원 | 등록일 2022.03.03
  • 디지털 논리회로의 응용 가산기/비교기/멀티플렉서/디멀티플렉서
    디지털 논리회로의 응용 – 가산기/비교기/멀티플렉서/디멀티플렉서실험 목표비교기의 원리를 이해하고 이를 응용한 회로를 구성할 수 있다.디코더와 인코더의 원리를 이해한다.실험 이론2진화 ... 가산기의 입력 부분인 B1~B4 단자에 인가해주는 입력이 이 회로에서 어떠한 역할을 하는지를 진리표를 통해 이해하는 것이 중요하다. ... 이 회로에서 7485는 비교기로 7483A는 가산기로 작용한다. 7485의 B값은 1001(2)로 9이고 7485는 A>B인 경우 출력값 1을 가지게 된다.
    리포트 | 10페이지 | 2,000원 | 등록일 2022.03.03
AI 챗봇
2024년 09월 01일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
1:55 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대