• 통큰쿠폰이벤트-통합
  • 통합검색(97)
  • 리포트(94)
  • 시험자료(3)

"bcd 가감산기" 검색결과 41-60 / 97건

  • 디지털 로직 실험 가산기와 크기비교기
    출력은 LED로부터 읽을 수 있는데, LED가 ON일 때는 논리1을, OFF일 때는 논리 0을 나타낸다.그림 11-12진/BCD 변환기표 11-12진수를 BCD로 변환비교기 A >B ... 이 자리올림은 상위 자리에 더하고, 자리올림이 생긴 상위 자리의 결과에서 3을 빼고, 자리 올림을 한 하위자리는 3을 더한다.이번 실험은 가산기와 크기 비교기를 이용하여 BCD코드와 ... 수치000113510008101004610019201015710101030110681011114011179110012출처 - 컴퓨터인터넷IT용어대사전, 전산용어사전편찬위원회, 2011.1.20, 일진사쉽게 말해 비트를 반전하는 것만으로도(10진수에서의) 9의 보수를 얻을 수 있으므로, 감산
    리포트 | 14페이지 | 1,000원 | 등록일 2015.07.20 | 수정일 2015.07.29
  • [텀프로젝트]디지털 논리회로 설계 - 2자리수 16진수 가감산기
    Full Adder를 이용하여 가산만 가능하지만 X- OR을 이용 , 보수화 시켜 감산기 기능까지 가지게 한다 . ... 감산기를 완성 결과값이 두 자리수가 나오는 가산기를 만들려고 시도 하였고 16 진수로 바꾸어서 두 자리 수 까지 얻는데 성공 16 진수라는 한계에 부딪혀 15 까지밖에 출력하지 못함 ... Diagram) 프로그램 순서도 회로도 (Circuit) 기기 및 부품 리스트 (Equipment and parts list) 결론 및 향후과제 Q A주제 설명 논리 게이트를 이용하여 감산기와
    리포트 | 11페이지 | 2,000원 | 등록일 2013.12.13 | 수정일 2014.12.23
  • 디지털논리회로실습-6장 병렬가산기 및 감산
    디지털회로실험예비 보고서(제 6장 병렬 가산기 및 감산기)학과학번성명1조컴퓨터공학과20040244김선습안현태안정민김성훈제 6장 병렬 가산기 및 감산기1. ... ::2.3 4Bit 2진 병렬 가산/감산기74LS83 2개와 Exclusive-OR 게이트를 이용하여 4Bit 2진 병렬 가산/감산기를 구현 할 수 있다. ... 있어야 BCD 값을 얻을 수 있음을 알 수 있다.4Bit 2진 병렬 가산기인 MSI 칩 7483을 이용한 BCD 가산기의 블록도는 아래의 [그림 A]와 같음.
    리포트 | 14페이지 | 1,500원 | 등록일 2008.12.08
  • 전자공학과 디지털 회로 및 실험설계 텀프로젝트 간이 전압계입니다.
    아날로그 신호의 가산, 감산, 적분 등의 연산이 가능한 증폭기를 말한다. ... 대표적인 것으로는 10진수를 2진수로 변환시키는 10진2진인코더, 10진수를 2진화10진 코드(BCD code)로 변환시키는 10진-BCD인코더 등이 잘 알려져 있다.5-2 동작원리동작 ... 연산 증폭기는 전압에 의해 신호를 증폭해주는 전압증폭기에 포함이 될 수 도 있고, 2개의 입력신호의 차에 비례해 출력을 얻는 차동증폭기에 포함 될 수도 있다.2) Regulator불규칙한
    리포트 | 9페이지 | 2,000원 | 등록일 2016.04.06 | 수정일 2017.05.23
  • [서평] 디지털 논리회로
    분할 합병기본 연산 회로는 가산기, 감산기, 곱셈기가 있다.조합 논리회로는 코드 변환기, 패리티 발생기 검사기, BCD 세븐 세그먼트, 인코더, 디코더, 멀티플렉스가 있다.순서 논리회로는
    리포트 | 3페이지 | 1,000원 | 등록일 2016.06.23 | 수정일 2018.12.25
  • 조합논리회로 실험 이론정리(10주차)
    그래서 카르노맵을 이용하여 정리하면 쉽게 구할 수 있다.감산감산기는 가산기와 반대로 빼주는 것을 뜻한다. 감산기에도 반감산기, 전감산기가 존재한다. ... 10주차 실험 이론정리이번 시간은 저번 시간에 배운 가산기와 감산기 복습과 더불어 엔코더, 디코더, 비교기에 대한 이론을 공부하였다.가산기저번 시간에 배운 가산기와 감산기에 대한 내용을 ... 다음으로는 BCD 디코더이다.
    리포트 | 10페이지 | 1,000원 | 등록일 2013.06.09
  • 산술논리연산 (결과)
    감산기와 전감산기반가산기, 전가산기와는 반대로 반감산기, 전감산기는 뺄셈을 수행하는 회로를 말한다. ... BCD 가산기BCD가산기란 BCD 코드로 표현된 10진 숫자 2개를 입력으로 받아 덧셈을 수행하여 그 결과를 BCD 코드로 출력하는 회로를 말하며, 십진가산기라고도 한다. ... 따라서 실제 회로에서는 주로 감산기를 별도로 설계하지 않고 가산기를 감산기로 사용한다.x yD BO0 00 00 11 01 01 01 10 1(a) 반감산기의 진리표(b) 반가산기의
    리포트 | 6페이지 | 1,000원 | 등록일 2012.07.03
  • 아주대 논회실 실험5 결과보고서
    Excess-3코드란 BCD 코드에서 +0011을 해준 코드로써 0값을 갖지않아, 신호가 단선된 것을 파악하는데 용이하고, 자기보수가 9의 보수 성격을 가지므로 감산시 빠르게 사용할 ... 우선순위 인코더란, 높은 입력값일수록 우선순위가 있는 부호기라고 생각 할 수 있는데, 예를들어 입력값이 7과 3이 동시에 걸리는 경우 7이 출력되게 하는 회로도 이다. ... 디코더란, 해독기라고도 하며, 2진수의 N비트가 들어왔을 때,2 ^{N}개의 십진수 또는 기존 부호체계로 나타낼 수 있는 조합회로이다.실제로 실험한 결과 옆에 있는 Truth Table처럼
    리포트 | 4페이지 | 1,500원 | 등록일 2014.03.10 | 수정일 2014.03.21
  • 가산기, 감산
    가산기, 감산기1. ... number)인지는 사용자가 결정해야 할 사항인데, 무부호 수일 경우는 가산기와 감산기를 별도로 설계해야 하지만, 2의 보수일 경우는 가산기 하나로 가감산 수행할 수 있다. ... 실험목적가산․감산 연산을 구현해 본다.4비트 2진수를 Excess-3 코드로 변환하는 변환기를 설계, 구현, 실험한다.오버플로우(overflow) 검출로 부호화 수의 가산기 설계를
    리포트 | 5페이지 | 1,000원 | 등록일 2012.11.20
  • 디지털 공학 자유과제 주사위게임 설계
    또한 주사위의 값을 결정하는 두 개의 3비트 BCD 코드를 비교하는 과정에서 비교기를 쓰지 않고 7483가산기를 사용하여 감산 시 음수발생과 양수발생의 성질을 이용하여 값을 비교 하였다 ... 감산을 하기위해 7483 4비트 가산기를 이용했다. 감산을 하기위해 두 번째 주사위의 입력을 보수화 시켰다. ... 비교기를 쓰지 않은 이유는 IC의 개수를 줄이고 회로를 좀 더 간단히 구성하기 위해서이다.
    리포트 | 10페이지 | 2,000원 | 등록일 2013.01.15
  • 자판기 순서도
    자판기 순서도만 있습니다. 이를 기반으로 프로그래밍 언어에서알고리즘을 구현할 수 있습니다. 리소스를 최소화하기 위해 4자리수의 BCD 가감산기를 1개 이용하였습니다.
    리포트 | 1페이지 | 1,000원 | 등록일 2012.12.06
  • [디지털논리회로설계실험]디지털 논리회로 설계실험 예비보고서 8장 병렬가산기 및 감산
    [그림 8-3] 7483을 이용한 2진 감산의 예2.3 BCD 가산기컴퓨터와 같은 디지털 시스템에서의 연산은 이진법을 사용하지만 우리가 일상적으로 사용하는 수는 10진수이므로 BCD ... [그림 8-2] 4 bit 2진 병렬 가산기(7483)의 블록도2.2 4 bit 2진 병렬 감산기2진수의 감산의 경우 그 결과는 감수에 2의 보수를 사용했을 때 가산의 결과와 같으므로 ... 제 8장 병렬 가산기 및 감산기? 실험 목적MSI/LSI 칩들의 기능을 직접 수행해보고, 이들 침을 이용한 여러 연산회로를 구성하여 그들의 동작원리를 실습을 통하여 이해한다.?
    리포트 | 7페이지 | 1,500원 | 등록일 2005.03.30
  • 진보영일기와 전가산기를 이용한 4-bit 가감산기 설계 제안서 및 설계 결과 보고서
    이 소자는 전가산기로서 Carry와 4bit의 BCD 력을 가지게 된다. ... 디지털 계산에 있어서 가산은 보수 없이 계산이 가능하나 감산을 할 때는 빼주는 수를 보수를 취하여 가산하게 되는 방법으로 하게 된다 이를 위하여 진-보-0-1기를 이용하는데 감산을 ... 따라서 하나의 IC에 4개의 전가산기를 포함하고 있다. 7483의 내부 구조는 다음과 같다.3. 7487의 작동원리 - 하나의 논리회로가 가산과 감산의 기능을 모두 갖게 하기
    리포트 | 14페이지 | 2,000원 | 등록일 2012.07.17
  • 덧셈기 밸셈기
    즉 9 다음엔 10이지만 BCD에서는 0~9 까지의 숫자만 사용하기 때문에 9 다음엔 0이 된다.e) BCD 덧셈기의 블록도표위의 회로는 BCD 덧셈기의 자리올림을 이용한 회로로서 ... 즉 이 회로를 가지고 조금만 생각해 보면 만들 수 있다.□ BCD 4bit 덧셈기/뺄셈기위의 BCD 4bit 덧셈기와 뺄셈기의 회로를 조합하여 이번 과제의 목적인 BCD 4bit 덧셈기 ... 이 회로에 위에서 언급했던 뺄셈기의 원리를 조금만 적용하면 BCD 4bit 덧셈기/뺄셈기를 구현할수 있다.
    리포트 | 6페이지 | 1,500원 | 등록일 2010.04.20
  • 쿼터스를 이용한 전가산기와 8421 가산기(BCD가산기)를 설계 보고서
    이상인 경우가 있으므로 이때를 생각하여 합이 10이상의 유무를 검출하여 캐리신호를 동작시켜 그 합에 0110(또는 1010를 감산)를 가산하는 회로가 필요하게 된다. ... 동작원리1) 전가산기 전가산기(Full Adder)는 캐리입력까지도 취급할 수 있는 가산기 즉, 3자리의 2진수를 가산할 수 있는 가산기이다.2) BCD 가산기2진화 10진수는 4비트로 ... 설계 순서1) Quartus tool을 이용하여 전가산기를 설계2) 전가산기 Simulation 파형 동작확인2) 전가산기 회로를 이용하여 8421 가산기 설계3) BCD 가산기 Simulation
    리포트 | 9페이지 | 1,000원 | 등록일 2011.06.21 | 수정일 2015.12.26
  • 자판기시스템(최종본)
    설계목표1. 10 진수 가산기 관련이론 BCD 코드는 16 진수 이기 때문에 합이 10 이상이면 6 을 더함으로서 0~9 까지의 값을 출력하도록 할 수 있다 .관련이론 2. ... 전체적인 논리회로 구성 설계절차회 로 도 데이터 화 LED( 구입가능 ) 제품 (600) 합 입력합 10 진수 변환 감산기 최종 출력Multisim 프로그램을 이용한 시뮬레이션 결과 ... 가감산기 S 에 0 이 입력되게 되면 가산이 되고 S 에 1 이 입력되게 되면 감산이 되는 회로의 기능을 하게 된다 .관련이론 3.
    리포트 | 12페이지 | 2,000원 | 등록일 2011.11.13
  • 가산기와디코더
    이론 :-컴퓨터나 디지털시스템에서는 가산을 이용하여 감산, 승산, 제산의 연산이 수행되기 때문에 가산은 가장 중요한 선술연산이다. ... 디코더는 BCD코드를 입력하여 각각의 해당하는 10진수를 7세그먼트 표시장치로 출력하는 4개의 입력과 7개의 출력을 가진 디코더이다.5. ... 입력코드에 대해서는 M개의 출력 중 하나의 출력 만이 동적 HIGH(또는 LOW)가 되고 , 다른 나머지 출력은 LOW(또는 HIGH)가 된다.2) BCD-to-7세그먼트 디코더이
    리포트 | 10페이지 | 1,000원 | 등록일 2012.12.04
  • [컴퓨터 공학 실험] 논리 및 연산회로{가산기(Adder),감산기(Subtractor),부호 변환기(Code converter)}
    직렬 가산기 (Serial Adder) 감산기 (Subtractor) 반감산기 (Half Subtractor) 전감산기 (Full Subtractor) 부호 변환기 (Code converter ... 회로 검증 : 실험값이 진리표의 이론값와 일치하는지 확인한다 .다 -2) 8421(BCD)-2421 부호 변환기 956 = 1110111100(2) 1001 0101 0110(BCD ... ) 설계절차 8421(BCD)-2421 부호 변환기 4-bit 2 진 부호 (4-bit Binary Code) – Gray 부호 변환기가 ) 가산기 (Adder) 정의 두 개 이상의
    리포트 | 24페이지 | 1,000원 | 등록일 2009.03.25
  • 코드변환기
    -3 초과 코드변환1)BCD-3 초과 코드변환- BCD 가산기+감산기회로- 자기보수코드- BCD코드에 2진수의 3을 더함- BCD코드 + 0011 ▶ 3초과 코드- 예1) 0000 ... 그레이-2진 코드 코드변환기 ... 코드변환기1)2진 코드-그레이 코드변환기-연속된 두 코드 중 오직 한 비트만 변화 하는 것-연속적인 변화량을 디지털 정보로 변환하는 경우에 발생하는 에러를 쉽게 확인-언웨이티드 코드-연산에
    리포트 | 6페이지 | 1,000원 | 등록일 2009.06.16
  • 결과07_Decoder&Encoder
    우리가 지금까지 구성했던 감산기, 가산기, MUX/DeMUX, DeCoder/EnCoder는 조합회로이고, 카운터, 레지스터, 그리고 다음에 실험할 RAM은 순차회로에 해당된다. ... 이런 회로의 구성을 통해 마치 회로가 Excess-3의 체계를 갖는 것처럼 동작하는 것이다.5) 7 segment 표시기를 갖는 BCD 카운터주파수 발생기를 1Hz 정도로 하고 표시기를 ... 카운터주파수 발생기의 출력을 10kHz로 하고 각 10진 출력을 연결하여 10진 0,5,7 출력 파형을 아래와 같이 그린다.CLK057≫ 이번에는 10진 디코더를 갖춘 BCD 카운터를
    리포트 | 6페이지 | 3,000원 | 등록일 2010.11.10
  • 아이템매니아 이벤트
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 15일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
11:13 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대