• 통큰쿠폰이벤트-통합
  • 통합검색(1,731)
  • 리포트(1,673)
  • 자기소개서(51)
  • 시험자료(5)
  • 논문(2)

"PSPICE 회로도" 검색결과 61-80 / 1,731건

  • 실험 09_MOSFET 기본 특성 결과보고서
    회로도8k 회로도10k 회로도2.V _{sig}전압을 6V,R _{D} 저항을 0OMEGA 으로 고정하고,V _{DD}를 0V, 12V, 3V? ... 또한,I _{D}를 측정하여 [표 9-2]에 기록하시오.30 회로도20 회로도[표 9-2] 실험회로 1의 DC 동작 조건(측정 값)R _{D} 값(PSpice 결과)R _{D} 값( ... 이 실험에서는 MOSFET의 기본적인 동작 원리를 살펴보고, 전류-전압 특성 및 동작 영역을 실험을 통하여 확인하고자 한다.2 실험 절차 및 결과 보고NMOS40 회로도일 때 회로도1
    리포트 | 8페이지 | 1,500원 | 등록일 2023.01.31
  • 실험 04_BJT 기본 특성 결과보고서
    PSpice 회로도[실험회로 1] 회로도1. ... 이 실험에서는 BJT를 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로 에 대해 알아보고, 실험을 통하여 동작을 확인하고자 한다.2 실험 절차 및 결과 보고[실험회로 1] ... [표 4-2] 실험 측정값[표 4-2] PSpice 측정값고찰 : PSpice를 사용하여R _{C}값을 찾을 때는 10OMEGA 식 변화하며 측정 하여V _{o}가 6V가 되는 지점인
    리포트 | 8페이지 | 1,500원 | 등록일 2023.01.31
  • 중앙대 전자회로 설계 실습 예비보고서 1_Op Amp를 이용한 다양한 Amplifier 설계
    (A) 센서의 Thevenin 등가회로를 구하는 과정을 기술하고 센서의 Thevenin 등가회로PSPICE로 그려서 제출한다.Thevenin 등가회로에서 직렬로 연결된 전압원을 ... 출력이 10×V1-V2가 되도록 하는 회로를 설계하고, 회로와 출력파형을 PSPICE로 simulation하여 제출하시오(단, 조건을 만족하는 회로는 유일하지 않음).Summing ... (C) 설계한 회로의 이득의 주파수 특성을 PSPICE를 이용하여 simulation하고 그 결과를 제출한다.
    리포트 | 8페이지 | 2,000원 | 등록일 2024.03.05 | 수정일 2024.03.11
  • 실험 16_전류원 및 전류 거울 예비 보고서
    [그림 16-10]은 PSpice 모의실험을 위한 능동 부하 회로도이다. ... [그림 16-10] PSpice 모의실험을 위한 능동 부하 회로도[그림 16-11]은 능동 부하 회로PSpice 모의실험 결과이다. ... [그림 16-8] 전류원과 전류 거울을 이용한 능동 부하 회로[그림 16-9] [그림 16-1]의 모의실험 결과MOSFET의 특성을 구하기 위해 [그림 16-1]의 회로PSpice
    리포트 | 9페이지 | 2,000원 | 등록일 2023.01.25
  • A+ 2022 중앙대학교 전자회로설계실습 예비보고서 9 피드백 증폭기 (Feedback Amplifier)
    설계그림 2 Series-Shunt 피드백 회로도(A) 그림 2 회로를 simulation하기 위한 PSpice schematic을 그린다. ... 피드백 증폭기 (Feedback Amplifier)과 목 : 전자회로설계실습학 번 :조/이름:3.1 Series-Shunt 피드백 회로 설계그림 1 Series-Shunt 피드백 회로도 ... (A) 그림 1 회로를 simulation하기 위한 PSpice schematic을 그린다.
    리포트 | 7페이지 | 1,000원 | 등록일 2023.02.25
  • [분반 1등], [A+], 중앙대학교 전자회로설계실습 1. Op Amp를 이용한 다양한 Amplifier 설계 예비보고서
    )를 연결한 후 시뮬레이션을 행하고 결과 파형을 출력하시오.)위의 그림은 (C)의 회로도이다.위의 그림은 (C)의 pspice 시뮬레이션 결과 그래프이다. ... 초록색 그래프가 Non-Inverting amp의 입력이고 빨간색 그래프가 Non-Inverting amp의 출력이다.왼쪽의 그림은 (C)의 회로도이다. ... (A) 센서의 Thevenin 등가회로를 구하는 과정을 기술하고 센서의 Thevenin 등가회로PSPICE로 그려서 제출한다.오실로스코프를 이용하여 센서의 출력전압을 측정했을 때
    리포트 | 13페이지 | 1,000원 | 등록일 2022.09.25 | 수정일 2022.09.30
  • 3. 분압기(Voltage Divider) 설계 결과보고서 - [전기회로설계실습 A+ 자료]
    저항을 병렬로 연결했을 때 부하에 걸리는 전압의 범위를 구하여라.위 설계도는 12 V 직류 전원 장치에 를 3 kΩ이라 고정한 후 저항을 변화시켰을 때의 양단 전압을 구하는 회로이다 ... (위 설계도는 4.1(a)와 동일한 회로이다.)부하를 고려하지 않았을 경우, IC chip이 동작하지 않을 때, 즉 전력을 소비하지 않을 때 IC chip에 9V 이상 걸리지 않는 ... (위 설계도는 4.1(b)와 동일한 회로이다.)< 9.000 kΩ 에 대해 에 걸리는 전압 의 범위 :< 2.7692 V4.3.최종적으로 설계 목표를 만족하는 분압기 최종회로의 모습에
    리포트 | 8페이지 | 1,000원 | 등록일 2021.09.08 | 수정일 2022.09.20
  • 저항, 전압과 전류, PSpice를 이용한 회로 시뮬레이션 예비레포트
    이때 저항은 크기에 관계없이 자유롭게 사용한다.(2) 브레드보드에 구성하는 회로는 주어진 회로도와 모양이 비슷하게 구성하라. ... 저항, 전압과 전류, PSpice를 이용한 회로 시뮬레이션예비레포트1. 실험 제목:1) 저항2) 전압과 전류3) PSpice를 이용한 회로 시뮬레이션2. ... 구성한다.(3) 멀티미터를 이용하여 전압과 전류를 측정한다.3) PSpice를 이용한 회로 시뮬레이션(1) PSpice 프로그램을 다운로드하여 컴퓨터에 설치한다(2) PSpice
    리포트 | 5페이지 | 1,500원 | 등록일 2022.08.26 | 수정일 2022.08.29
  • 실험17_전자회로실험_예비보고서_능동부하가 있는 공통 소오스 증폭기
    모의실험 툴을 이용해서 검증하시오.회로도, , 의 그래프- 실험에 대한 pspice 회로도 및 시뮬레이션 결과예비보고사항에 기재한 시뮬레이션 결과는 이번 항목에 기재하지 않음실험회로 ... 측정하면 된다.3. 10kHz의 0.01 정현파를 입력 전압 으로 인가했을 때, 왜곡 없이 최소 0.01 정현파를 얻는 공통 소오스 증폭기를 설계하시오, 수식을 통한 계산과 더불어 Pspice등의 ... 그림[17-5]의 실험회로를 T모델을 사용하여 소신호 등가회로로 표현하고, 입력단에서 바라본 회로의 입력 저항 , 출력단에서 바라본 회로의 출력 저항 , 게이트-드레인 간 전압 이득
    리포트 | 4페이지 | 2,500원 | 등록일 2024.01.09
  • [부산대학교 응전실1(응용전기전자실험1)]단상 교류회로의 임피던스 및 전력측정 결과보고서
    R-C 직렬 회로 측정* R-C 회로도* 저항 전압* 커패시터 전압* 전류 측정* 전력 측정3. ... R-L 직렬 회로 측정* 회로도* 저항 전압 측정* 인덕터 전압 측정* 전체 전류(I) 측정* 전력 측정2. ... R-C 병렬 회로 측정* R-C 병렬 회로도* 저항 전압(= 커패시터 전압)*저항전류*커패시터 전류*전체 전류* 전력6.
    리포트 | 21페이지 | 1,000원 | 등록일 2023.10.01 | 수정일 2024.03.22
  • A+맞은_전기전자기초실험2_일반실험2_결과보고서_다이오드특성실험(누설전류,turn-off과도응답,trr측정)
    이를 고려하지 않은 PSpice를 이용한 모의실험값과 측정치에서 근소한 차이가 발생했을 것이다.데이터시트의 장벽전위 측정시 온도는 섭씨 25도 였지만 PSpice측정시엔 섭씨27도였고 ... ※오차원인회로에 흐르는 전류를 측정하고자 하는 경우 전류계는 회로와 직렬로 연결하게 되는데, 전류계의 내부저항도 고려하게 되면 합성저항이 커져(전류계 저항+100옴저항) 옴의법칙에
    리포트 | 19페이지 | 2,000원 | 등록일 2023.06.29
  • 실험15_전자회로실험_예비보고서_다단 증폭기
    실험회로 2의 전압 이득, 입력 임피던스, 출력 임피던스를 Pspice를 이용해 구하시오.입력 전류 그래프출력 전류 그래프- 실험에 대한 pspice 회로도 및 시뮬레이션 결과예비보고사항에 ... 실험회로 1의 전압 이득, 입력 임피던스, 출력 임피던스를 Pspice를 이용해 구하시오.입력 전류 그래프출력 전류 그래프3. ... 또, 이 인 경우와 결과를 비교하시오.실험회로 1실험회로 2붙임3. 실험에 대한 이론- 예비보고사항1.
    리포트 | 5페이지 | 2,500원 | 등록일 2024.01.09
  • [A+] 중앙대학교 아날로그및디지털회로설계실습 11차 예비보고서
    11-1의 8진 동기 카운터의 회로도를 참고하여 16진 동기 카운터의 회로도를 그린다. ... 것을 관찰하였다.3. 10진 비동기 카운터 설계16진 비동기 카운터와 리셋 회로를 이용하여 10진 비동기 카운터의 회로도를 그린다. 11-3-2 의 경우와 마찬가지로 버튼 입력에 ... 표현해보면 00 -> 01 -> 10 -> 11 -> 00 -> …으로 반복하며 변하는 카운터의 역할을 하고 있음을 확인할 수 있다.2. 8진 비동기 카운터 설계8진 비동기 카운터의 회로도
    리포트 | 7페이지 | 1,000원 | 등록일 2024.02.17
  • 실험 17_능동 부하가 있는 공통 소오스 증폭기 예비보고서
    [그림 17-5] 능동 부하가 있는 공통 소오스 증폭기 회로(실험회로 1)[그림 17-6]은 PSpice 모의실험을 위한 공통 소오스 증폭기의 회로도이다. ... [그림 17-6] PSpice 모의 실험을 위한 공통 소오스 증폭기의 회로도[그림 17-7]은 능동 부하가 있는 고통 소오스 폭기의 PSpice 모의실험 결과이다. ... 증폭이 아니라 감소하는 것으로 보아 회로도에 오류가 있는 것으로 보인다.4.
    리포트 | 8페이지 | 2,000원 | 등록일 2023.01.25 | 수정일 2023.02.07
  • 중앙대 전자회로 설계 실습 예비보고서 6_Common Emitter Amplifier 설계
    모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. 출력전압의 최대값(), 최소값()은 얼마인가? ... 입력전압이 낮아지므로 overall voltage gain은 작아지나 amplifier gain은 변하지 않는다. (2차 설계 완료) 모든 node의 전압과 branch의 전류가 나타난 회로도와 ... 입력신호의 크기를 줄이기 위하여 단자와 접지 사이에 50Ω보다 작은 저항 를 연결한 회로에 대하여 가 95%이상이 되도록 저항을 PSPICE로 구한다.
    리포트 | 6페이지 | 2,000원 | 등록일 2024.03.05 | 수정일 2024.03.11
  • 중앙대 Common Emitter Amplifier 설계 예비보고서
    낮아지므로 overall voltage gain은 작아지나 amplifier gain은 변하지 않는다. (2차 설 계 완료) 모든 node의 전압과 branch의 전류가 나타난 회로도와 ... 입력신호의 크기를 줄이기 위하여 단자와 접지 사이 에 50 Ω보다 작은 저항 를 연결한 회로에 대하여 가 95%이 상 이 되도록 저항을 PSPICE로 구한다. ... 이때의 출력파형을 PSPICE로 Simulation하여 제출하라.
    리포트 | 10페이지 | 1,000원 | 등록일 2023.03.30
  • 광전자공학실험2 침입자 경보기
    실험을 한 회로도입니다.직접 브레드보드에 회로도(그림2)를 만들어보았고 Pspice(그림3)를 이용하여 회로도를 만들어 보았다. ... (그림1 - 침입자 경보기의 회로) (그림2 - 브레드 보드를 이용한 회로)(그림3 - Pspice를 이용한 회로)실험 부품품 명규격수량설명트랜지스터2SC21201[2SC1959], ... 회로도에서 창문의 전선이 끊어졌을 때 트랜지스터의 베이스와 이미터 간의 전압이 0.6V 정도 되면 컬렉터와 이미터 간이의 도통이 되어 전압강하가 0.1V로 낮아집니다.그러면 나머지
    리포트 | 4페이지 | 1,500원 | 등록일 2023.02.02
  • [전자회로실험] 베이스 접지 증폭기 및 이미터 폴로워 회로 결과보고서
    실험 6-2의 PSPICE 회로도 실제 구성한 실험 6-2의 회로도라. ... 관찰하고 전압 이득을 구하라. 5) 입력 저항 과 출력 저항 을 구하라. 6) 실험적으로 구한 전압 이득, 입력 저항, 그리고 출력 저항을 예비 보고 사항에서 구한 PSPICE ... 하지만 회로의 구조가 더욱 복잡해짐에 따라 실험 시간 동안 회로 구성에 많은 시간을 소요했다.
    리포트 | 12페이지 | 2,500원 | 등록일 2023.01.14
  • 중앙대 전회실 실습1 예비레포트
    (A) 센서의 Thevenin 등가회로를 구하는 과정을 기술하고 센서의 Thevenin 등가회로PSPICE로 그려서 제출한다.1. ... (C) 설계한 회로의 이득의 주파수 특성을 PSPICE를 이용하여 simulation하고 그 결과를 제출한다. ... (C) 설계한 회로의 이득의 주파수 특성을 PSPICE를 이용하여 simulation하고 그 결과를 제출한다.
    리포트 | 7페이지 | 1,000원 | 등록일 2023.09.11
  • 실험 12_소오스 팔로워 예비 보고서
    [그림 12-6] PSpice 모의실험을 위한 소오스 팔로워의 회로도[그림 12-7]은 소오스 팔로워의 PSpice 모의실험 결과이다. ... [그림 12-5] 소오스 팔로워 회로(실험회로 1)[그림 12-6]은 PSpice 모의실험을 위한 소오스 팔로워의 회로도이다. ... 각 단자들의 전압을 바탕으로 MOSFET이 포화 영역에서 동작 하는지 확인하시오.실험절차 1을 위한 회로도[표 12-1] 소오스 팔로워 회로의 DC 조건R _{S}값(PSpice 결과
    리포트 | 13페이지 | 2,000원 | 등록일 2023.01.25
  • 아이템매니아 이벤트
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 16일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:36 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대