• 유니스터디 이벤트
  • 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(2,770)
  • 리포트(2,036)
  • 자기소개서(612)
  • 방송통신대(66)
  • 시험자료(27)
  • 논문(11)
  • ppt테마(8)
  • 서식(5)
  • 이력서(5)

"회로 설계 과제" 검색결과 121-140 / 2,770건

  • 아주대 전자회로1 과제1 PSPICE를 이용한 전자회로 증폭기 설계 및 시뮬레이션1
    전자회로 연습문제 풀이전자회로 1 PSPICE를 이용한 전자회로 증폭기 설계 및 시뮬레이션11.55 A current amplifier for which R _{i}=1KΩ, R _ ... 과제 1. ... → 문제에서 주어진 대로 회로를 구성하여 우선 부하에서의 전류를 측정해 보았다.전류i _{o}초기전류는 i _{i}={V _{s}} over {R _{s} +R _{i}}=990.1TIMES
    리포트 | 2페이지 | 1,000원 | 등록일 2014.10.04 | 수정일 2016.11.09
  • 아주대 전자회로1 과제2 PSPICE를 이용한 전자회로 증폭기 설계 및 시뮬레이션2
    PSPICE를 이용한 전자회로 증폭기 설계 및 시뮬레이션2< ro 값이 1KOMEGA 일때의 Simulation >< ro 값이 10KOMEGA 일때의 Simulation >< ro ... 과제 2.
    리포트 | 5페이지 | 1,000원 | 등록일 2014.10.04 | 수정일 2016.11.09
  • 아주대 회로이론2 과제1 PSPICE 이용 Bandpass/Bandreject Filter Design회로 설계 및 시뮬레이션
    과제1. PSPICE 이용 Bandpass/Bandreject Filter Design회로 설계 및 시뮬레이션< 1.
    리포트 | 4페이지 | 1,000원 | 등록일 2014.10.04 | 수정일 2016.11.09
  • 아주대학교 논리회로 설계 과제 1. 7 Segment Decoder vhdl
    처음 과제를 받았을 때는 VHDL에 관해 아무것도 알지 못했고 답답한 마음 뿐 이었다. ... -7 Segment decoder를 이용해 학번을 출력-설계 방식은 if, case, with ~select, when 등을 택해서 설계-Block diagram이나 Structure
    리포트 | 11페이지 | 1,500원 | 등록일 2013.11.28
  • pspice를 통한 회로분석(설계과제 8)
    □ Pspice 설계 과제 8-18-1-1. ... L, C 값은 반드시 실제 소자값으로 설계한다.8-1-2. 분석 및 합성2차 RLC직렬회로설계하면 위와 같고에서값만 변한다고 가정하면 크기와 위상각도 바뀌게 된다. ... L, C 값은 반드시 실제 소자값으로 설계한다.8-2-2. 분석 및 합성2차 RLC 병렬회로설계하면 위와 같고에서값만 변한다고 가정하면 크기와 위상각도 바뀌게 된다.
    리포트 | 10페이지 | 2,500원 | 등록일 2009.12.23
  • pspice를 통한 회로 분석(설계과제 9)
    □ Pspice 설계 과제 99-1. ... 전압는 그림과 같다고 가정하고 출력 전압의 변동을 줄 일 수 있는 1차 RC 회로설계하고 시뮬레이션을 통해서 검증하라. ... 목표설정5V DC Power Supply의 출력 전압이 일정하지 않고 변동이 있다. 5V DC Power Supply를 Thevenin 등가 회로로 나타내면 등가 저항=50Ω, 등가
    리포트 | 5페이지 | 1,000원 | 등록일 2009.12.23
  • pspice를 통한 회로 분석(설계과제 10)
    □ Pspice 설계 과제 1010-1. 목표설정[v] 인 입력을 받아서 ripple을 감소시키는 회로설계하려고 한다. ... 출력 전압의 첫 번째 harmonic의 peak가 출력 전압의 DC 성분의 5%이내가 되도록 회로설계하라.10-2. ... 계산해주면< phasor method >: 회로내의 모든 전압, 전류 관계를 phasor로 나타낸다.by Voltage Division■ Magnitude의 frequency response다시
    리포트 | 9페이지 | 2,000원 | 등록일 2009.12.23
  • pspice를 통한 회로 분석(설계과제 11)
    회로에서 출력 의 파형이 의 파형과 최대한 동일하게 되도록 만들고 싶다. ... 주파수 과 의 값을 설정하고 두 개의 low pass filter를 설계하고 시뮬레이션을 통하여 검증하라. 2) 다음과 같은 system function H(S)를 갖는 system을
    리포트 | 9페이지 | 2,000원 | 등록일 2009.12.23
  • pspice를 통한 회로분석(설계과제 4567)
    C, R 값은 반드시 실제 소자값으로 설계한다. □ Pspice 과제 4 4-1. ... C, R 값은 반드시 실제 소자값으로 설계한다.2)1차 RC 회로를 사용해서 cufoff frequency가 10000[rad/sec]인 high pass filter를 설계하고 시뮬레이션 ... 1) 1차 RC 회로를 사용해서 cutoff frqeuncy가 1000 [rad/sec] 인 low pass filter를 설계하고 시뮬레이션 및 실험을 통해서 검증하라.
    리포트 | 28페이지 | 1,500원 | 등록일 2009.12.23
  • pspice를 통한 회로 분석|(설계과제 3)
    □ Pspice 과제 11-1. 목표설정⇒ 그림과 같은 source-free parallel RLC circuit에서 다음 과제를 수행한다. ... 그리고 계산해본 결과 전압의 경우 둘다 음의 실수이기 때문에 overdamped response의 형태를 띄게 된다.회로도주기결과분석전류의 경우도 전압과 마찬가지 인데 위상과 진폭의
    리포트 | 33페이지 | 1,500원 | 등록일 2009.12.23
  • 아주대 전자회로1 과제3 PSPICE를 이용한 Common Emitter 증폭기 주파수 응답 회로 설계 SIMULATION
    Common Emitter 증폭기 주파수 응답 회로 설계 SIMULATION● Common Emitter 증폭기 주파수 응답 회로 설계 SIMULATION< 50배 GAIN 의 time ... 과제 3.
    리포트 | 3페이지 | 1,000원 | 등록일 2014.10.04 | 수정일 2016.11.09
  • 전자회로 설계 과제(pspice 활용)
    설계과정=> Re의 설정: 설계를 쉽게 하기위해 Ie를 1mA정도로 생각하여 Re를 260Ω으로 설정하였다.=> 소자가격에 대한 공지가 없어서 널널하게 100uF 커패시터를 사용하였다
    리포트 | 3페이지 | 1,000원 | 등록일 2008.07.13
  • 전자회로 CE & CASCODE 과제 설계 레포트
    그리고 이번 전자회로 시뮬레이션 홈워크는 많은 시간과 주변 도움이 필요했던 과제였다 . 1 학기때 BJT 를 자세히 배우지 않아 많은 어려움이 있었지만 이번 홈워크를 통하여 BJT ... Vtf =4 Xtf =2 Rb =10문제 -1 CE 증폭기 이론계산 및 결과 = 28.3dB문제 -1 CE 증폭기 이론계산 및 결과문제 -1 CE 증폭기 psipce 실험 과정 회로도문제 ... 이론계산 및 결과 = 28.657dB문제 -2 Cascode 증폭기 이론계산 및 결과문제 -2 Cascode 증폭기 이론계산 및 결과문제 -2 Cascode pspice 실험 과정 회로도문제
    리포트 | 21페이지 | 1,000원 | 등록일 2010.06.05
  • 회로이론 설계과제 - Voltage Summer의 설계
    회 로 이 론 1- 설계과제 #2 -설계과제 2 - Voltage summer 설계(1) 설계 구성요소A) 목표 및 기준설정: 다음의 요건을 만족하는 회로 설계※ Superposition ... 설계 (의 전압 영역 고려)B) 합성: 목표 및 기준에 맞게 다음의 소자만을 사용한 최적 회로 설계op-amp 1개, 저항 2개,전원C) 회로 설계목표 값에서 V2의 계수가 음수이고 ... 이때, 중첩의 원리로부터 결과 값을 얻기 위해 앞의 두 계산 값을 더하면가 된다.D) 분석: 설계회로를 spice 프로그램을 이용하여 다음의 입력 전압에 대하여 출력 신호 분석E
    리포트 | 4페이지 | 1,000원 | 등록일 2008.06.23 | 수정일 2019.04.12
  • 전자회로2 설계 과제 3. Frequency Response of CS Stage
    이루어져 결과값으로 측정되었다.< 설계 및 시뮬레이션 토의 고찰 >CS Stage의 Frequency Response를 설계하는 설계 3과제는 주어진 회로도와 소자의 조건을 사용하여A ... 저항만 설정하였지만 직접 계산하여 설계회로는 VDD, I, λN, μNCox, VTH,N, W/L, RS, RL, CGS, CGD, CDB를 직접 설정하였기 때문에 input ... 직접 계산하여 설계회로는 VDD, I, λN, μNCox, VTH,N, W/L, RS, RL, CGS, CGD, CDB를 직접 설정하였기 때문에 input dc level의 차이가
    리포트 | 5페이지 | 3,000원 | 등록일 2012.03.11
  • 기초전자공학실험 RC회로의 리액턴스 측정, 캐패시터 회로, RC회로의 과도응답,RLC회로의 응답, 설계과제
    RC 회로의 리액턴스 측정2. 실험결과표 18-1. ... 우선 방전 실험의 경우, 실험 과정을 보면 회로의 스위치를 b에서 a로 옮긴 후 충분한 시간(1분 이상)이 지나도록 한다고 나와있다. ... 인가해주는 전압을 정확히 12V로 맞추기가 어려우며, 맞춘다고 해도 시간에 따라 약간씩 변동한다.(4) 가능하다면 PSPICE를 이용하여 본 실험의 회로를 simulation하여 본
    리포트 | 18페이지 | 1,000원 | 등록일 2011.07.04
  • 논리 회로 설계 및 실험 디지털 시계 기말과제
    논리 회로 설계 및 실험기말 과제[Digital Watch]INDEXSession1. (Introduction)The name of this project (과제 이름)Why? ... 예전에도 전자회로 시간에 기말과제를 하였으나 그것은 모두 선정 과제를 수행해 나가는 것이지만 이번에는 달랐다. ... 구체적인 시계에 대해서 생각할 수 있는 것은 너무나 많2 로 황당하게 카운트회로설계 할 때 다이오드를 사용하였던 이유는 일반적으로 정류용으로 사용하기 위한 이였다.
    리포트 | 15페이지 | 1,000원 | 등록일 2010.10.19
  • [11주차] 실험 18. RC 회로의 리액턴스 측정, 실험 19. 캐패시터 회로, 실험 20. RC회로의 과도 응답, 실험 21. RLC회로의 응답 및 설계과제 결과보고서
    RC 회로의 리액턴스 측정2. 실험결과표 18-1. ... 캐패시터 회로2. 실험결과표 19-1. ... 즉, RC회로에서 시정수 시간 이후가 되면 회로는 어떤 상태에 도달한다는 것인지 설명하여라.e의 지수함수가 감소하는 비율은 time constant τ에 의해서 결정된다.
    리포트 | 35페이지 | 1,500원 | 등록일 2014.02.17 | 수정일 2014.11.26
  • 전자회로 설계과제 - MOSFET을 이용한 amplifier 설계
    전자회로 2차 설계과제MOSFET을 이용한 amplifier 설계1. ... 시험 및 평가 - 설계 과정 3위의 과정을 통해 구한 소자 값들을 적용하면 다음과 같은 회로를 만들 수 있다.그리고 AC sweep을 통해 구한 위회로의 주파수 응답곡선은 다음과 같다.위의 ... 따라서 정해진 규격을 만족하고 있다.◎ 저항 오차 : +10% 일 때위 두 그림은 모든 저항이 +10% 오차가 발생하였을 경우의 회로와 AC 분석 결과이다.
    리포트 | 16페이지 | 2,000원 | 등록일 2008.06.24 | 수정일 2019.04.12
  • 회로이론 설계과제 - LC 공진회로와 RC 충전회로
    회 로 이 론 1- 설계과제 #3 -설계과제 #3 : LC 공진 회로와 RC충전 회로(1) 목표A) C를 최초 충전한 후 L을 연결하여 oscillation을 발생하도록 하여 oscillation이 ... 회로 제작D) 시험: spice 프로그램을 이용하여 회로의 성능 시험E) 평가: 설계 결과물이 모든 조건을 만족하는지 평가F) 결과 도출: 설계결과물을 완성(3) 설계제한요소A) ... 경우 oscillation을 최대로 하는 L과 C 값을 결정F) 충전회로의 경우 아래의 조건을 만족하는 power supply 내부 저항을 결정해야 함(2) 설계구성요소A) 합성:
    리포트 | 7페이지 | 1,500원 | 등록일 2008.06.23 | 수정일 2019.04.12
  • 아이템매니아 이벤트
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 04일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:53 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대