• LF몰 이벤트
  • 파일시티 이벤트
  • 유니스터디 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(8,683)
  • 리포트(8,318)
  • 자기소개서(282)
  • 시험자료(38)
  • 논문(27)
  • 방송통신대(11)
  • 이력서(3)
  • ppt테마(3)
  • 서식(1)

"디지털 회로 실험" 검색결과 201-220 / 8,683건

  • 서강대학교 디지털논리회로실험 - 실험 6. Flip-flops and Shift Registers 예비 보고서
    디지털논리회로실험예비 보고서[7주차]실험 6. Flip-flops and Shift Registers1. ... 실험 과정 및 예상 결과1) SR latch를 NOR gate를 이용하여 구현회로도와 시뮬레이션 결과를 각각 [그림 19], [그림 20]에 나타내었다. ... 실험에서는 Preset과 Clear에 모두 HIGH 신호를 인가하고 실험을 진행한다. 핀 배열은 [그림 18]과 같다.
    리포트 | 10페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • [A+, 에리카] 2021-1학기 논리설계및실험 디지털IC 개요, 조합논리회로 실험결과보고서
    특히 논리적이고, 계산이 가능한 쉬운 모델 로 설계가 용이하기에 아날로그보다 디지털을 이용하여 대부분의 설계가 이루어짐을 알 수 있다.  회로의 종류 - 논리회로 : 논리 게이트를 ...  아날로그와 디지털의 가장 큰 차이점 아날로그는 연속적인 값이지만 디지털은 불연속적인 값이다. 따라서 디지털은 아날로그에 비해 장점이 많다. ... 이용하여 구성된 회로이다. - 조합논리회로 : 오로지 입력에 의해서만 출력이 결정되며 따로 메모리를 갖고 있지 않은 회로이다. - 순차논리회로 : 입력과 현재의 상태에 의해 출력이
    리포트 | 11페이지 | 2,500원 | 등록일 2023.02.28
  • 서강대학교 디지털논리회로실험 9주차 - Memory Devices and dot/key-matrix interfaces
    실험 목적ROM, RAM과 같은 기본적인 메모리 소자들의 동작 원리와 활용 방법을 이해하고, 이 중 ROM을 이용해 임의의 기능을 수행할 수 있는 combinationmal logic의
    리포트 | 22페이지 | 1,500원 | 등록일 2024.08.17
  • (기초회로디지털실험) 4비트 전감가산기 설계 [4 bit adder-subtractor]
    디지털실험설계 02.실험제목 : 4비트 전감가산기 설계 [4 bit adder-subtractor]Ⅰ 설계과정4비트 전가산기와 전감산기의 원리를 이해한다.조건 : TTL IC (SN7400 ... 컴퓨터 내에서 2진 숫자를 덧셈하기 위한 논리 회로의 하나로서 온 덧셈기라고도 하며, 3개의 디지털 입력을 받고, 2개의 디지털 출력을 생성하고, 덧셈해야 할 2개의 비트와 다른 ... 전가산기는 3개의 디지털 입력(비트)을 받고, 2개의 디지털 출력(비트)을 생성한다.
    리포트 | 5페이지 | 1,500원 | 등록일 2021.07.13 | 수정일 2022.02.16
  • 홍익대_디지털논리회로실험_1주차 예비보고서_A+(분반 보고서점수 1등)
    디지털 논리실험 및 설계 1주차 예비보고서실험 준비1.1 AND 게이트7408의 datasheet를 읽는 법을 간단하게 서술하고 기본 실험 (1)의 회로를 어떻게 결선하여야 하는지 ... VCC에서 GND로 어떠한 구성 요소 없이 바로 전류가 흐르기 때문에 과열될 수 있고 화재나 폭발 가능성이 있다..1.3 기본 실험 (4)의 회로를 구현하시오.1.4 응용 실험 (2 ... )의 회로를 구현하시오.1.5 응용 실험 (3)의 결과를 예상해보고 본인의 생각을 서술하시오.VCC와 GND를 결선하지 않으면 칩이 작동하지 않아 실험을 진행할 수 없을 것이다.2.
    리포트 | 5페이지 | 1,500원 | 등록일 2024.05.15
  • 광운대학교 전기공학실험 M2. 아날로그 및 디지털 기초 회로 응용 결과레포트 [참고용]
    실험 명M2. 아날로그 및 디지털 기초 회로 응용2. ... 실험 개요앞서서 진행했던 아날로그 및 디지털 기초 회로의 동작을 아두이노를 이용해 되풀이하고 패키지 소자들을 이용하여 하드웨어 수작업으로 구현했던 회로와 비교했을 때 어떤 부분에서 ... 그 후 논리게이트 출렵값을 디지털 입력으로 받아서 시리얼 모니터로 측정하는 방식으로 실험을 진행한다.
    리포트 | 8페이지 | 1,500원 | 등록일 2024.01.02
  • 광운대학교 전기공학실험 M2. 아날로그 및 디지털 기초 회로 응용 예비레포트 [참고용]
    실험 명M2. 아날로그 및 디지털 기초 회로 응용2. ... 실험 개요앞서서 진행했던 아날로그 및 디지털 기초 회로의 동작을 아두이노를 이용해 되풀이하고 패키지 소자들을 이용하여 하드웨어 수작업으로 구현했던 회로와 비교했을 때 어떤 부분에서 ... 직류회로에서의 측정 실험의 그림2 회로의 저항 양단의 전압 및 저항을 흐르는 전류의 크기를 KCL, KVL을 이용하여 계산하시오.2.
    리포트 | 8페이지 | 1,500원 | 등록일 2024.01.02
  • 서강대학교 디지털논리회로실험 4주차 - Multiplexers, Three-state devices and Exclusive-OR
    실험 이론● MultiplexerMultiplexer는 여러 입력신호 중 하나를 선택해 단일 출력신호로 내보내는 회로로서 간단하게 MUX라고 하기도 한다.3. ... 결과 분석1) STEP 1~2이 실험은 Three-state device의 성질, 그리고 동작을 확인하기 위한 실험으로써, 두 입력 신호를 각각 Three-state buffer의 ... 실험 목적Multiplexer, Three-state, 그리고 Exclusive-OR gate의 동작원리와 활용방법을 이해한다.2.
    리포트 | 21페이지 | 1,500원 | 등록일 2024.08.17
  • 서강대학교 21년도 디지털논리회로실험 2주차 보고서 (A+자료) - Logic Gates, FPGA
    디지털논리회로실험 2주차 실험 보고서목적- TTL logic gates의 동작 방법을 익히고, Logic level과 noise margins, fanout에 대해 이해한다.- Gates를 ... Logic signals and gates디지털 논리 값은 0(low)와 1(high)가 있는데, 기본적인 함수 AND, OR, NOT, NAND, NOR를 이용해 디지털 논리 회로를 ... DIO0, DIO1을 연결하여 4개의 경우의 수(00,01,10,11)를 입력하고 출력을 DIgital Reader로 측정해보았다.
    리포트 | 20페이지 | 2,000원 | 등록일 2022.09.18
  • 서강대학교 21년도 디지털논리회로실험 8주차 결과레포트 (A+자료) - Shift Register, Multiplier, 4-digit 7-segment display
    디지털논리회로실험 8주차 실험 보고서목적-Shift registers의 구조와 동작원리를 이해한다. ... 입력 A1A0의 조합에 따라, 출력 중 하나를 high로 만드는 기능이고, 회로에서는 표시할 digit을 선택해주는 역할을 하게 될 것이다. ... -Multiplier 설계를 통해 shift register의 활용방법을 익힌다.-4-digit 4-segment display의 구동원리를 이해하고 활용을 위한 회로를 설계한다.이론2
    리포트 | 33페이지 | 2,000원 | 등록일 2022.09.18
  • 서강대학교 21년도 디지털논리회로실험 6주차 결과레포트 (A+자료) - Flip-flop, Registers
    디지털논리회로실험 6주차 실험 보고서목적- Flip-flop의 종류를 파악하고 각각의 동작원리를 이해한다. ... 또한 어떠한 경우에도 CLR가 1이라면 출력은 0이 된다.그림15-1위의 logic table은 FJKC의 datasheet에서 가져온 것인데, 위의 실험 결과와 동일한 것을 알 수 ... 여러 bit의 정보를 임시로 저장하는 역할을 수행한다. register는 컴퓨터에서 서로 연관된 데이터 집합의 표현에 사용되고, 연관되지 않은 데이터를 bit별로 저장하기도 한다.실험결과STEP
    리포트 | 20페이지 | 2,000원 | 등록일 2022.09.18
  • [A+보장]한양대에리카A+맞은 레포트,논리설계실험,디지털 IC 개요, 조합논리회로,Combinational Logic Circuit
    실험 목적디지털 IC 개요 알 수 있고, 조합논리회로를 활용하여 카르노 맵을 이해할 수 있다.Chapter 2. 관련 이론1. ... 디지털 IC아날로그 회로는 연속적인 범위의 전압을 입출력하며, 논리 게이트와 같은 디지털 회로는 0과 1을 나타내기 위해 이산적인 범위의 전압으로 제한한다.예를 들어 전선의 전압, ... 디지털 논리회로는 조합회로와 순차회로 분류된다. 조합회로는 현재의 입력 값에 의해서만 출력 값이 결정되는 회로이고, 예를 들어 논리 게이트가 있다.
    리포트 | 9페이지 | 2,500원 | 등록일 2024.05.21
  • 서강대학교 21년도 디지털논리회로실험 3주차 결과레포트 (A+자료) - Decoder, 7-Segment Display
    디지털논리회로실험 3주차 실험 보고서목적- 일반적인 binary decoder와 encoder의 동작 원리를 이해한다.- 7-segment decoder의 동작원리를 이해한다.- 표시장치 ... , 11Digital Writer를 이용해 DIO0와 DIO1에 디지털값을 입력해주었더니,표7의 진리표에 맞게끔 7-segment display가 출력되는 모습을 확인할 수 있었다.VHDL을 ... 하지만 이번 실험의 경우, ISE에서 도식으로 그린 회로를 FPGA에 download하여 모듈에 있는 핀과 연결하였기 때문에 실제로 그러한 비용절감 효과를 체감할 수는 없었다.만약
    리포트 | 34페이지 | 2,000원 | 등록일 2022.09.18
  • 서강대학교 21년도 디지털논리회로실험 7주차 결과레포트 (A+자료) - Counter, State Machine, State Diagram
    디지털논리회로실험 7주차 실험 보고서목적- Counter의 구조와 동작 원리를 이해한다. ... 구현하기만 하면 state machine이 완성된다.실험결과STEP 1:0 -> F -> E -> … -> 1 -> 0btn_1은 누르고있으면 무조건 0 출력. btn 0 1 둘다 ... CountersCounter는 clock에 의해 cycle을 반복하는 순차 논리회로이다.
    리포트 | 28페이지 | 2,000원 | 등록일 2022.09.18
  • 서강대학교 21년도 디지털논리회로실험 9주차 결과레포트 (A+자료) - ROM, RAM, Dot matrix, key matrix
    디지털논리회로실험 9주차 실험 보고서목적- 메모리 소자들(ROM, RAM)의 동작 원리와 활용 방법을 이해한다.- Address decoding의 개념과 구현 방법을 이해한다.- ROM을 ... 이용한 회로그림6-1의 회로를 구현하여 RAM에 데이터를 저장하고 읽어보려고 한다. ... 이러한 과정을 빠르게 반복한다면, 시각의 잔상효과에 의해 LED들이 계속 켜진 것처럼 보이게 되는 것이다.실험결과STEP 1:그림1-1 4x4KeyScan의 block diagram그림1
    리포트 | 35페이지 | 3,000원 | 등록일 2022.09.18
  • 서강대학교 21년도 디지털논리회로실험 4주차 결과레포트 (A+자료) - Multiplexer, Tri-State, Exclusive-OR gate
    디지털논리회로실험 4주차 실험 보고서목적-Multiplexer의 동작원리와 활용방법을 이해한다.-Three-state 소자의 동작원리와 활용방법을 이해한다. ... 1E를 이용한 회로그림9-2 그림9-1의 회로를 구현그림9-1과 같은 회로를 구현했다.먼저 DIO1, DIO0이 00 일 때, Digital Writer로 DIO2~DIO5가 모두 ... 이는 lab2 실험의 step6 실험에서 보았듯이, 아무것도 연결되지 않은 상태의 출력과 같은 모습이다.다음에는 DIO1을 low로 두고 DIO0를 변경해보았다.그림2-3 DIO0=
    리포트 | 35페이지 | 2,000원 | 등록일 2022.09.18
  • 서강대학교 21년도 디지털논리회로실험 5주차 결과레포트 (A+자료) - Half-Adder, Full-Adder, 2's complement
    2.1 비교회로 (Comparators)두 이진수의 비교를 수행하고, 같은지 다른지 혹은 어떤 수가 더 크거나 작은지를 판단하는 것이 comparator(혹은 magnitude comparator ... 이전 4bit의 비교결과가 다음 bit에도 전달되어서 비교를 하는 것이다. 74x85의 경우 회로 연결을 위한 신호들 사이의 관계는AGTBOUT = (A>B) + (A=B)*AGTBINAEQBOUT
    리포트 | 29페이지 | 2,000원 | 등록일 2022.09.18
  • 디지털회로실험 교안.hwp
    디지털회로실험4디지털회로 실험부경대학교전자컴퓨터정보통신공학부NEXT 통신시스템 프로그램디지털회로실험∧교안∨전자컴퓨터정보통신공학부NEXT통신시스템프로그램- 목 차 -실험 1. ... Master-Slave 플립플롭디지털 회로에서 입력 데이터를 출력측으로 전달할 때 상황에 따라서 지연(delay)이 필요한 경우가 있다. ... 실험 기자재 및 부품 335. 실험 방법 및 순서 336. 실험 결과 34실험 5. 산술논리연산회로(1) 35실험 6. 산술논리연산회로(2) 351. 실험 목적 352.
    리포트 | 79페이지 | 1,000원 | 등록일 2017.10.23 | 수정일 2020.11.26
  • 디지털논리회로실험(Verilog HDL) - Adders
    실험목적 : 1-Digit BCD Adder를 구현할 수 있다.? ... 실험내용(1) SummaryIn part Ⅱ we discussed the conversion of binary numbers into decimal digits. ... 실험목적: 4-bit Ripple Carrry Adder를 구현한다.?
    리포트 | 12페이지 | 1,000원 | 등록일 2019.08.29
  • 실험7. 디코더와 인코더(디지틀 논리회로 실험
    위에 실험을 보면 디코더와 인코더는 서로 정반대 기능을 수행한다는 것을 볼 수 있습니다. 실험 5번에서 디코더와 인코더의 결합회로를 결선해 보았습니다. ... 결과분석 및 결론실험 1번에서 2X4 디코더 회로를 결선해 보았습니다. {0, 0}을 입력했을 때 D0에 1 출력, {0, 1}을 입력했을 때 D1에 1 출력, {1, 0}을 입력했을 ... 실험문제
    리포트 | 6페이지 | 1,000원 | 등록일 2018.10.21
AI 챗봇
2024년 09월 04일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:27 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대