• 통큰쿠폰이벤트-통합
  • 통합검색(4,992)
  • 리포트(3,427)
  • 자기소개서(1,280)
  • 시험자료(177)
  • 방송통신대(58)
  • 논문(23)
  • 서식(11)
  • 이력서(7)
  • ppt테마(7)
  • 노하우(2)

"동기화 입력부" 검색결과 21-40 / 4,992건

  • 디지털 논리회로의 응용 카운터/시프트레지스터
    일반적으로 레지스터는 외 부에서 입력되는 데이터를 저장하고 이를 전달하는 목적으로 사용된다. 그림 3의 회로를 구성하고 진리표와 timing di 개의 데이터 비트를 보낸다. ... 다운 카운터에서는 매 입력 카운트 펄스에 따라서 1만큼 감쇠한다. Down 카운터는 한다. 동기 카운터에서 가장 낮은 차수의 플립플롭은 모든 펄스로 보완되게 된다. ... 입력데이터는 가장 낮은 플립플롭의 J, K입력에 연결된다. 0을 입력하려면 J입력에 0을 적용하고 1은 그 반대이다.
    리포트 | 16페이지 | 2,000원 | 등록일 2022.03.03
  • 건국대학교 전기전자기초실험1 14주차 예비보고서 A+
    상승 엣지 클럭은 구형파의 신호가 0에서 1로 상승하는 시점에 회로가 동기화되어 입력 신호에 대해 출력신호가 변화하도록 하는 클럭을 말한다. ... 간략화하고 플립플롭의 다음 상태에 대한 부울 표현을 구하면 아래의 식과 같아지는데, 이 식을 JK 플립플롭의 특성 함수라고 부른다.Q(t+1)=JQ’+K’Q2. ... 그리고 다음 상태인 Q(t+1)에 대한 간략화된 부울 표현을 구하기 위하여 상태 전이표에 대한 카노프 맵을 작성하면 아래의 오른쪽 그림과 같다.위의 카노프 맵에서 인접한 셀들을 묶어서
    리포트 | 9페이지 | 5,000원 | 등록일 2024.04.14 | 수정일 2024.04.22
  • 아날로그 및 디지털 회로 설계실습 예비보고서 6주차
    설계실습 계획서6-3-1 위상제어루프의 용도이론부의 위상 제어 루프를 이해하여 요약, 설명하고 실제 사용되는 분야에 대해서 서술한다.전압제어 발진기의 출력 위상을 입력 신호의 위상과 ... 실습목적위상 제어 루프 회로의 이론을 학습하고 간단한 위상 제어 루프 회로를 구성하여 주파수 동기화(Phase Locking) 원리를 이해한다.6-3. ... 출력 신호의 위상을 입력 신호의 위상에 고정하게 되면 출력 주파수는 입력 신호의 주파수로 고정되게 된다.Phase Locked Loops의 기본 3가지 요소는 1.
    리포트 | 13페이지 | 1,000원 | 등록일 2024.07.09
  • 아날로그 및 디지털회로설계실습 11 카운터 설계 예비 리포트
    사용해서 reset회로를 구성했다. 16진 동기 회로는 이론부의 8진 동기 회로를 확장해서 설계했고 파형을 확인했다. ... 단, CLK 입력에 클럭 입력 대신 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계한다. ... 이번 보고서에서는 이런 카운터들을 설계하고 주파수를 알아보고 reset회로를 설계하고 연결해 16진 카운터로 10진 카운터를 만드는 등 카운터에 대해 학습했다.실험결과4진 비동기 카운터이론부의
    리포트 | 6페이지 | 1,000원 | 등록일 2021.09.02
  • 중앙대학교 아날로그및디지털회로설계실습(3-2) A+ 11차예비보고서-카운터 설계
    설계실습 계획서3-1 4 진 비동기 카운터이론부의 그림 14-2 의 비동기식 4 진 카운터에 1MHz 의 구형파(square wave)를 인가할 때, Q1 신호의 주파수와 Q2 신호의 ... 더불어 CLK 신호로 1MHz 의 구형파를 인가할 수 있도록 그림 1 과 같이 주기가 1us 인 pulse 파를 인가하였다.- 이론적으로 1MHz 의 입력을 비동기식 4 진 카운터 ... 회로에 넣게되면, Q1 출력은 입력 주파수의 절반인 0.5MHz, Q2 출력은 입력 주파수의 1/4 인 0.25MHz 의 주파수를 갖게 된다.
    리포트 | 5페이지 | 1,000원 | 등록일 2021.10.06
  • 디시설, 디지털시스템설계 실습과제 9주차 인하대
    load신호가 들어있지 않기 때문에 clk신호와 동기화 되어 출력되는 것이다. 120ns에 load가 1이 입력되고 din에 1111이 입력된다. ... load 신호가 추가되어 load 신호가 1이면 parallel 입력 din을 출력하도록 한 코드다. input으로 N비트 din을 추가로 선언해주었고, 구현부를 살펴보면 load가 ... 이제 clk신호와 동기화 시키거나 동기화 시키지 않는 코드에 대해서 완벽하게 구분해 사용할 수 있게 되었고 clk 신호에 대해 모호하게 이해했던 부분들도 어느정도 개념이 잡힌 것 같다
    리포트 | 6페이지 | 1,500원 | 등록일 2021.08.31
  • 시립대 전전설2 A+ 6주차 예비레포트
    직렬입력/병렬출력(SIPO; Single-Input-Parallel-Output) 레지스터10) Synchronous Counter동기식 계수기(Synchronous Counter ... 시퀀스 사용) 후 장비 동작 확인하시오.CLK은 1Hz입력 (전용 클럭 포트 사용, Pin 번호 B6)출력: LED1~4 (LED1이 MSB, modulo-16 방식으로 동작)비동기 ... 전자전기컴퓨터설계실험 II예비보고서Lab-06 Register and Counter과목: 전자전기컴퓨터설계실험 II담당 교수: 교수님학과: 전자전기컴퓨터공학부학번:이름:제출일:목차
    리포트 | 30페이지 | 2,000원 | 등록일 2024.09.08
  • D 래치 및 D 플립-플롭, J-K 플립-플롭 결과레포트
    하지만 D 래치는 데이터 입력과 동시에 출력이 바뀌는 반면에 D 플립플롭은 클럭의 상승 에지나 하강 에지에 맞춰 데이터 입력이 출력에 반영된다.(3) 동기 입력과 비동기 입력의 차이점 ... 출력이 0이 되면 경보가 울리게 설치한다. (3)에서와 마찬가지로 입력부에 풀업 저항을 설치해 NC switches가 open 상태가 되면 1의 입력을 주어, 두 개의 NOR 게이트를 ... 비동기 입력은 PRE나 CLR과 같이 클럭의 상태와 관계없이 즉시 입력을 출력에 반영한다.
    리포트 | 4페이지 | 1,000원 | 등록일 2022.10.09 | 수정일 2022.10.14
  • 아날로그 및 디지털회로설계실습 (카운터 설계)예비보고서
    설계실습11 예비보고서(카운터 설계)11-3 설계실습 계획서11-3-1 4진 비동기 카운터이론부의 그림 14-2의 비동기식 4진 카운터에 1MHz의 구형파를 인가할 때, Q1 신호의 ... 또한, 입력 신호, Q1 신호, Q2 신호의 파형을 함께 그린다.비동기식 4진 카운터에서 초기 상태가 Q1=Q2=Low일 때, 입력 클럭 신호에 주기를 T라고 하면 2T마다 (Q2, ... Q1 신호는 2T마다 바뀌고 Q2 신호는 4T마다 바뀌므로 비동기식 4진 카운터에 Q1 신호는 입력 클럭 신호의 1/2에 해당하는 주파수를 가지게 되고 Q2 신호는 입력 클럭 신호의
    리포트 | 3페이지 | 1,000원 | 등록일 2020.09.24
  • PPT 다이어그램 모음, 종합구성도 서식 모음
    판촉팀CustomerCustomerCustomerCustomerCustomerCustomer마케팅팀관리팀기획팀영업팀고객지원팀마케팅 효율화와 고객지원강화 경쟁사대비 우위확보 전사적 회원관리 통합e-CRM 도입동기충성고객잠재고객휴면고객CRM ... KMS HRMSCM (Supply Chain Management)20042003ERM (Enterprise Resource Management)원 그래프원 그래프출처 : 정보통신부고용규모별 ... management창조적 지식국가 구현디지털지식 정보자원확충표준화 및 기술개발지식정보 자원 유통활성화법-제도 정비국가 지식정보 자원관리의 비전과 목표지식정보자원 관리체제 정비출처: 정보통신부
    ppt테마 | 540페이지 | 3,500원 | 등록일 2022.11.02
  • VHDL 실습 (D-FF, JK-FF, 8-bit counter) 예비
    이렇게 PR과 CLR 단자가 ’L'일 경우에 동작하는 논리를 부논리라고 한다. ... [그림 8-1] 직렬 인에이블 논리를 가진 동기식 4비트 이진 카운터2) D 플릅플롭을 이용한 동기식 카운터가장 많이 쓰이는 MSI카운터는 적재 및 클리어 입력을 갖는 동기식 4비트 ... 차이점으로는 두 개의 입력 R과 S가 하나의 입력 D로 바뀐 것으로 입력 D가 클럭 동기 RS 플립플롭의 입력에 S에 그대로 연결되고 입력 R에는 입력 D가 NOT 게이트를 거쳐 연결되는
    리포트 | 5페이지 | 1,000원 | 등록일 2021.01.06
  • 다중화기와 집중화기 각각을 설명하고 차이에 대하여 예시를 들어 설명하시오
    다중화기와 집중화기 차이다중화기는 동기형이고 공유회선이 규칙적으로 분할되며 분배기 원리를 활용한다. ... 집중화는 몇 가지의 입력 포트가 더 적은 수의 출력용 부채널을 필요에 따라 동적으로 공유하는 방법으로 입력한 총 비트율과 출력한 총 비트율이 같아야만 하는 것은 아니고 통계와 대기 ... 버퍼가 필요하지 않고 입출력 대역폭이 똑같으며 입력 회선의 수가 출력 회선의 수가 같다는 특징이 있지만 집중화기는 비동기형으로 공유회선을 독점해 공유회선의 불규칙한 분할이 이루어진다
    리포트 | 4페이지 | 2,000원 | 등록일 2024.08.13
  • 공조냉동기계기사-전기제어공학1
    동기동기1. 정속도 전동기이다 2. 저속도에서 효율 좋다3. 난조가 일어나기 쉽다 4. 기동장치가 필요하다2. ... 스위치 S를 개방한 시점으로부터 L/R[sec]후 전류값   ∙[A]★ 폐루프 제어계의 기본 블록 선도★ 검출부 : 온도, 압력, 유량제어★ 결선1. △-△ 결선가 ... 역V결선 운전이 가능하다★ 적분기입력소자는 저항이고, 되먹임 소자는 콘덴서이다.출력전압 :      ∙ ★ 불대수의 정리입력소자는 저항이고, 되먹임 소자는 콘덴서이다
    시험자료 | 17페이지 | 9,000원 | 등록일 2023.02.09
  • 디지털 시계 설계 설계보고서(충북대 및 타 대학교)
    이때E _{o}가 1로 출력이 되면 분 부분의 10진 카운터의E _{i}가 1로 되어 분의 10진 카운터도 클럭펄스에 동기되어 초 부분의 10진 카운터와 같이 증가됨을 볼 수 있으면 ... 카운터 : 7493(16진 비동기 상향 카운터)- 2진 카운터와 8진 카운터가 독립적으로 내장- 2진 카운터 : 입력은Input``A이고 출력은Q _{A}- 8진 카운터 : 입력은Input ... 총 3번을 거쳐 펄스 생성부에서 나온 10MHz가 10Hz의 출력으로 줄어든다. 74LS90는 74LS390을 거쳐 나온 10Hz 주파수를 1Hz로 낮추어 주는 역할을 한다.3) 카운터부1Hz의
    리포트 | 18페이지 | 2,500원 | 등록일 2020.11.19 | 수정일 2020.12.04
  • 아날로그및디지털회로설계실습 예비보고서11 카운터설계
    설계실습 계획서11-3-1 4진 비동기 카운터이론부의 그림 14-2의 비동기식 4진 카운터에 1MHz의 구형파 (Squre wave)를 인가할 때, Q1 신호의 주파수와 Q2 신호의 ... 이용하여 10진 비동기 카운터의 회로도를 그린다. 11-3-2의 경우와 마찬가지로 버튼 입력에 따라 카운트가 증가하도록 설계한다.13-3-4 16진 동기 카운터 회로도그림 11-1의 ... 단, CLK 입력에 클럭 입력 대신 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계한다.
    리포트 | 5페이지 | 1,500원 | 등록일 2020.10.17 | 수정일 2020.11.27
  • [1학년 필수교양 물리학 및 실험2 A+ ] 오실로스코프와 함수발생기 예비&결과레포트( version cire)
    이론(1) 오실로스코프 오실로스코프의 앞부분에는 (수직, 수평, 동기)부 등의 조작부가 있으며, 화면 표시를 하는 부분, 입력 연결을 하는 부분도 있다. ... 내부에도 다양한 장치가 탑재되어 있는데, 음극관용 전원장치, 수직입력증폭기, 수평입력증폭기, 주사발진기 등의 회로가 이루어져있다. 7.
    리포트 | 7페이지 | 2,500원 | 등록일 2023.01.15 | 수정일 2023.01.18
  • (A+자료) 아날로그회로실험 텀프로젝트 OP-AMP를 이용한 차량 주차 안전 시스템
    앞단과 뒷단에 전기적인 문제가 생기지 않게 하기 위하여 단위 이득 플로어를 버퍼로써 사용하였음.2) LED 출력부sink 방식으로 연결하여 LED의 입력단에 항상 5V가 입력되게 하였음 ... 전압 값에 따라 LED에 불이 순차적으로 들어옴으로써 장애물과의 거리가 얼마인지를 인식하도록 함.3) 스피커 출력부단위 이득 플로어를 통해 나온 출력값은 부저의 입력단으로 들어가게 ... 동기 및 목적3. 사용한 부품4. 관련 이론5. 전체적인 설명(Spec., 블록도, 플로우차트)6. 회로도 설명7. 시뮬레이션 및 실험 결과 분석8. 실험 사진, 동영상9.
    리포트 | 20페이지 | 3,000원 | 등록일 2023.01.16 | 수정일 2023.01.18
  • 오실로스코프와 함수발생기
    -ADD : CH 1과 CH2의 신호가 더해져서 나타난다.< 소인과 동기부 >21. ... CH 1,X INPUT : 입력신호를 CH1 증폭부로 연결하거나 X-Y 동작시 X축 신호가 된다.10. ... CH 2, Y INPUT : 입력신호를 CH2 증폭부로 연결하거나 X-Y 동작시 Y축 신호가 된다.11,12.
    리포트 | 6페이지 | 2,000원 | 등록일 2020.10.25 | 수정일 2022.01.04
  • 디지틀논리회로실험 13장 동기식카운터
    Q0, Q1, Q2, Q3 모두 1 부터 시작하여 15 부터 카운트다운하는 회로로 Q 들을 모아 AND 게이트로 묶어서 다음 단의 J,K 입력에 동시에 연결하고 Cq 에 동시에 접속 ... 파형은 비동기식과 동일하지만 , 실제 동작에서의 차이가 있는데 먼저 CLK( 클록펄스 ) 을 첫번째 JK-FF 에만 입력했던 비동기식과 달리 동기식에선 모든 JK-FF 에 동시에 CLK ... 묶어서 다음 단의 J,K 입력에 동시에 연결하고 Cq 에 동시에 접속 시킨다는점이 비동기식과의 차이다 .동기식 DOWN-COUNT 회로는 JK-FF 를 다루며 4 개의 FF 사용시
    리포트 | 12페이지 | 2,000원 | 등록일 2019.11.17 | 수정일 2021.10.17
  • [A+보고서] 회로실험 플립플롭의 기능 예비보고서
    클럭에 상관 없이 움직이는(데이터를 저장하는) 것은 래치(비동기식)라 하고, 클럭이 riding edge일 때만 데이터를 입력받는 것은 플립플롭(동기식)이라 한다.(1) 기본 flip-flop플립플롭 ... 사진은 부(negative) egde-triggered D flip flop회로를 나타낸다. 클럭 신호가 1에서 0으로 떨어지는 순간 입력만이 출력에 전달된다. ... 입력이 들어오면 바로 출력을 보여주는 비동기식 회로이고, 읽기,쓰기가 동시에 이루어지지 않는다.Flip Flop 래치의 한 구성요소이고, 비트의 정보를 기억할 수 있는 회로로 컴퓨터
    리포트 | 7페이지 | 1,500원 | 등록일 2022.12.24
  • 아이템매니아 이벤트
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 16일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:38 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대