• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(26)
  • 리포트(24)
  • 시험자료(2)

"cpu 파이프라인" 검색결과 1-20 / 26건

  • Verilog를 이용한 CPU의 제어(Control) 부분 구현 (컴퓨터 아키텍쳐 실습)
    맞추어 cpu module을 작성한다.(4) cpu testbench를 이용하여, cpu가 정상동작 하는지 확인한다.동작이 올바르게 되었다고 판단되면, 시뮬레이션을 초기화 하고, ... full instruction 테스트를 위한 TSC assembly code를 작성한다.위의 code를 cpu testbench의 memory 부분에 assign한다.3. ... set을 모두 동작하는지를 확인하기 위해, TSC instruction을 모두 사용하는 프로그램을 작성한 뒤, cpu testbench에서 CPU의 정상동작을 확인한다.Lab 06에서도
    리포트 | 3페이지 | 1,000원 | 등록일 2013.03.08
  • 어셈블러 구조 및 실행과정 및 용어정리
    인텔 8086 구조- (1) 기본cpu의 구성요소와 처리과정- (2) 기억장치의 종류와 속도- 용어정리4. 레지스터- (1) 범용 레지스터- (2) 특수 레지스터5. ... **CISC방식은 두가지 명령을 처리할 때, 첫 번째 명령이 끝난 후, 두 번째 명령을 처리하지만, RISC방식은 파이프라인이 적용되어 두가지 명령을 번갈아가며 처리한다. ... CISC와 RISC 방식CISC방식은 메모리에 Op code와 Operand를 순차적으로 저장해 순서대로 프로그램을 실행하는 방식, RISC방식은 Op code와 Operand를 분리하여
    리포트 | 11페이지 | 1,500원 | 등록일 2019.08.05
  • 컴퓨터 구조 ( RISC , CISC , 하버드구조 )
    -특성요약. cpu가 모든 명령을 하드웨어적으로 해독하여 실행. 파이프라인 처리 방식을 사용 하여 대부분의 명령을 1클럭 사이클 이내에 실행. ... 프로그램용과 테이터용을 1가지로 사용하여 핀개수를 중이고 내부의 버스에서만 이를 분리하는 수정된 하버드 구조를 채택하는 경우가 많다.그러나, avr의 경우에는 프로그램 메모리가 항상 cpu의 ... 방식을 채택하고 있다.이와 같은 하버드 구조의 마프는 당연히 명령어 캐시와 데이터 캐시를 별도로 사용한다.당연히 데이터와 명령어 선이 틀리니까 데이터의 병목현상이 없고 risc일때 파이프라인
    리포트 | 6페이지 | 1,000원 | 등록일 2012.03.10
  • 리눅스 명령어 정리
    원래 화면으로 되돌아 가려면 q를 입력한다.arch(architecture)-현재 사용하고 있는 cpu의 모델을 출력cal(claendar)-현재의 달을 출력해 주는데, cal과 함께 ... 편리하다.ps(process)-현재 진행중인 프로세스에 대한 정보를 출력한다.pstree(process tree)-ps 에 의해서 출력되는 프로세스 정보를 트리 형태로 나타낸다.top-cpu와 ... 보통,“>”을 이용하여 명령의 결과를 파일로 리디렉트 시켰을 때 그 파일이 존재해 있었다면 그것을 덮어 쓴다.“>”를 쓰면 파일을 덧붙여 쓰게 된다.파이프라인-파이프라는 것은 여러
    리포트 | 15페이지 | 1,000원 | 등록일 2014.04.16 | 수정일 2014.05.15
  • 컴퓨터구조론
    인출된 명령어 코드를 해독,그 결과에 따라 필요한 연산을 수행-cpu가 실행하는 연산:-데이터이동 : cpu와 기억장치 간 , cpu와 I/O장치 간 데이터이동-데이터처리 : 데이터에 ... 높임, 분할단계 수 많을수록 처리속도 빠름*2단계 명령어 파이프라인: 인출단계와 실행단계로 나눔, 두 파이프라인 단계들에 하나의 클록신호를 동시에 인가하면 그 단계들의 동작시간을 ... 처리속도를 더욱 높이기 위해 내부에 두 개 이상의 명령어 파이프라인들을 포함시킨 구조, 2way 슈퍼스칼라는 동일한 파이프라인 구조를 가진 명령어 유니트를 두 개 포함하고 있음,
    시험자료 | 7페이지 | 1,500원 | 등록일 2010.04.17
  • [전자계산일반]CPU에 관한 리포트
    이러한 cpu 는 마이크로 프로세서의 개발기술과 함께 발전하였다고 해도 틀린 말은 아닐 듯싶다 . ... 전자계산일반 ppt 발표차례 CPU 역사 CPU 종류 견적서● CPU 의 역사 -pc 의 역사는 cpu 의 개발 역사라고 한마디로 말할 수 있다 . ... 년 출시된 8080CPU 는 PMOS 공정으로 4500 개의 transistors 를 장착하였고 8bit data bus 와 16bit address bus 를 가지고 , 범용 cpu
    리포트 | 11페이지 | 1,500원 | 등록일 2010.09.08
  • risc, cisc 의 개념
    사람에게 두뇌가 있듯이 컴퓨터에도 중앙처리장치(central processing unit)cpu것이 있으며 마이크로프로세서 또는 줄여서 프로세서라고도 한다. ... 셋째로 파이프라인을 효과적으로 이용할 수 있다. 단점은 첫째로 명령어가 적기 때문에 하나의 목적을 수행할 때 많은 수의 명령을 수행해야 한다.
    리포트 | 1페이지 | 1,000원 | 등록일 2009.03.22
  • cpu에관한 간단한 조사와 나의 생각
    이런 소비자들의 욕구를 충족시키기 위해 cpu 성능 향상을 위한 생산업체들의 노력이 많이 이루어졌으며 지금도 열심히 노력하고 있습니다. ... 그러기 위해서 생산업체들은 주기 당 보다 많은 파이프라인을 구축해 왔습니다. ... 그동안은 CPU성능을 향상시키기 위한 생산업체들의 노력은 단순히 파이프라인을 개수를 늘려 병목 현상을 줄이고 데이터의 흐름을 원활히 하는 데에 그치지 않았다고 합니다.
    리포트 | 1페이지 | 1,000원 | 등록일 2007.09.20
  • [CPU][중앙처리장치]CPU(중앙처리장치)의 역사, CPU(중앙처리장치)의 구조, CPU(중앙처리장치)의 속도향상기술 고찰과 인텔계열 CPU(중앙처리장치)의 발전사 및 비인텔계열 CPU(중앙처리장치)의 발전사 분석
    이는 한번에 cpu가 처리하는 단위가 영문자 4개이며, 16비트 cpu보다 두배가 휠씬 넘는 성능의 향상을 보인다.4) 64비트인텔에서 개발한 Itanium이 앞으로 시판될 예정이다 ... 유닉스기반의 컴퓨터는 알파칩이라고하는 64비트 cpu를 사용하고 있다.2. ... RISC는 명령어가 전부 1워드(word) 길이로 짧고 파이프라인(pipeline)과 슈퍼 스칼라(super scalar)를 통해서 멀티 태스킹이 가능하므로 CISC에 비해서 많은
    리포트 | 12페이지 | 5,000원 | 등록일 2009.04.05
  • CPU의 변천사, 역사
    의 장창 부위가 조금씩 틀리며 FSB 및 기타 성능 등의 차이가 있습니다.다나와에서 발췌해 온 cpu 목록을 살펴보면 인텔사의 CPU 브랜드명 제온, 코어2듀오, 코어2듀오 익스트림 ... Leopard라는 코드네임으로 불리고 있다.마이크로아키텍처코드명윌라멧, 프레스캇 등바니아스, 도썬로세서브랜드명펜티엄4펜티엄M코어 듀오/솔로코어2 듀오/솔로코어2 익스트림코어2 쿼드코드 네임별로 cpu ... 기능을 백엔드의 수행 기능과 분리메모리 접근에만 3개의 실행 유닛 추가 로드-스토어 기능 향상ISA 변환 등 디코드 하드웨어 강화 - MMX 기능 포기비순차 수행 엔진, 이중 정수 파이프라인
    리포트 | 10페이지 | 3,000원 | 등록일 2009.03.19
  • 인텔CPU조사
    80286, 80386, 80486등 여섯 종류가 있으며, 높은 것은 낮은 것에 호환성을 가지게 되는데 이것을 하위 호환성이라고 한다.V86 모드는 386 전용 멀티태스킹 프로그램들이 사che ... 펜티엄의 부동소수점 유닛은 8단계의 파이프라인으로 매 클럭 사이클마다 한 개의 부동소수점 연산을 실행할 수 있다. ... 처음 4단계는 정수 파이프라인과 동일하고 나머지 4단계에서는 2단계의 부동소수점 실행, 레지스터 파일에 결과 기록, 에러 리프트 과정이 수행된다. 3단계 부동소수점명령 기다려야 하는
    리포트 | 17페이지 | 1,000원 | 등록일 2003.06.15
  • 컴퓨터 분해 사진
    에버레스트 사용한 컴퓨터 cpu 확인그래픽 카드? 실제 사용중인 그래픽 카드앞 면뒷 면? 그래픽 카드 설명제조회사????이엠텍????제조년월???2005년칩셋 제조사??? ... OpenGL 1.5를 지원하며 128bit의 메모리 인터페이스와 8개의 픽셀 파이프라인은 높 은성능을 제공할 것입니다. ... 복사기:해상도:4800X4800dpi인쇄속도- 흑백:13cpm- 컬러:5cpm? 스캐너 해상도:4800dpi주변장치? 실제 집에서 사용중인 주변장치사운드?마우스(현재
    리포트 | 15페이지 | 2,000원 | 등록일 2009.11.30
  • [컴퓨터 구조] 병렬컴퓨터의 구조
    자원들(프로세서, 기억장치 및 입출력장치)을 공유할 수 있도록 상호 배타 메카니즘(mutual exclusion mechanism)이 설계되어야 하고, 공유 자원들에 대한 경합(contention ... 병렬처리 방법4.1 파이프라인 처리(pipelined processor)파이프라인 처리기에 관하여 설명하기 전에 우선 그 개념적인 이해를 돕기 위하여 공장의 생산 라인을 예로 들겠다 ... )들로 구성되고, PU들의 동작은 모두 하나의 제어 유니트에 의해 통제된다.
    리포트 | 10페이지 | 1,000원 | 등록일 2004.10.14
  • 중앙처리 장치의 분류 - CISC와 RISC의 차이
    길이의 명령어를 해독하기 위한 제어 유니트의 내부 회로 복잡도 증가명령어 해독 및 실행 시간 증가기존의 80386 까지는 큰 문제가 되지 않았느나 80486이 등장하면서 단순히 cpu의 ... 명령어 해독을 단순화시키기 위하여 명령어 형식을 고정시킨다 ☞ 주소지정 방식의 종류는 1개 또는 2개로 하며, 최대 4개까지만 허용한다 ☞ 연산의 동시성을 높이기 위해 데이터 통로를 파이프라인 ... Instruction Set Computer)• SIMD (Single Instruction Multiple Data) • VLIW (Very Long Instruction Word)CPU- C
    리포트 | 15페이지 | 3,000원 | 등록일 2008.08.22
  • [공학]컴퓨터 구조 정리
    실행시간에 동적으로 물리적 주소로 변환-프로그램은 실행시간에 메모리에 적재되어 시작주소가 결정-프로세스는 스와핑(swapping)으로 인해 메모리 내에서 이동□ 컴퓨터의 메모리 서브시스템cpu ... □ 파이프라인 해저드□ 명령어 수준 병렬성□ 마이크로프로그래밍제 6장 컴퓨터 산술 및 산술장치□ 수체계와 진법 변환□ 고정소수점 산술□ ALU 설계의 반수치적 측면□ 부동소수점 산술제 ... 1버스 마이크로 구조□ 데이터 경로 구현□ 1버스 SRC를 위한 논리 설계□ 제어장치□ 2버스와 3버스 프로세서 설계□ 컴퓨터 리셋□ 컴퓨터의 예외들제 5장 고급 프로세서 설계□ 파이프라인
    리포트 | 15페이지 | 1,000원 | 등록일 2006.12.10
  • [컴퓨터]CPU 비교 분석
    수457171DSP / comm확장가능불가능불가능1차 캐시128Kb32Kb12K uop + 8Kb Data2차 캐시 ... 그러나 파이프라인이 길어지면서 분기 예측 비율은 높아졌으나 만약 예측을 실패하게 되었을 경우, 파이프 라인 20단계를 처음부터 다시 시작해야 하는 문제점 또한 존재한다.- MMX 기술과 ... P UAthlonPentiumⅢPentiumⅣ클럭당 연산 수행횟수956부동소수 파이프라인312시스템 버스 속도200MHz / 266MHz100MHz / 133MHz400MHz전체 명령어
    리포트 | 2페이지 | 1,000원 | 등록일 2001.11.11
  • [정치외교]북한 핵개발 현황과 문제점
    방사화학실험실과 연결된 2개의 파이프라인(Trench)이 있다. ... {구 분SCUD A/BSCUD C노동 1호IL-28폭격기사정거리탑재중량300㎞ 내외1톤500㎞0.7톤1000㎞0.8∼1톤-약 3톤북한은 핵개발 초기단계로 기술수준이 저조할 것으로 예상되며 ... 건물 등을 설비하고 있는 시설로 76년 이후 Pu과 U에 관한 기초화학 연구를 실시한 것으로 알려졌고 소량의 Pu과 U에 관한 기초화학 연구를 실시한 것으로 알려졌고 소량의 Pu
    리포트 | 12페이지 | 2,000원 | 등록일 2004.04.26
  • 컴퓨터 구조 [기말고사] 준비
    각 명령어 코드가 명령어를 수행할 수 있게 필요한 제어 함수를 제공해주는 것이 cpu에 역할이다.- 수행해야 할 연산을 명시한 연산 코드 필드- 메모리의 주소나 레지스터를 지정하는 ... .- 제어데이타 레지스터는 파이프라인 레지스터라고도 불리우는데 매 클럭 펄스마다 데이터 레지스터의 제어워드에서 지정하는 마이크로 연산과 다음 마이크로 명령어를 읽어 오는 동작을 동시에
    시험자료 | 13페이지 | 1,500원 | 등록일 2007.12.06
  • [컴퓨터 구조] CPU-Pipeline
    파이프라인에서 데이터헤저드는 forwarding으로 해결될 수 있다. 데이터헤져드가 존재하는 code에 대한 시뮬레이터 실행 결과를 보이고 forwarding의 효과를 설명하라. ... E stage에서 계산된 ALU 연산으로 C stage에서는 condition code를 생성하고 이 코드는 PDU로 보내져서 분기예측이 올바른지 체크한다. ... 일반적으로 우리가 생각하기에는 파이프라인 스테이지가 늘어나면 성능이 향상되는 것으로 알고 있다.
    리포트 | 7페이지 | 1,000원 | 등록일 2002.10.11
  • [컴퓨터 ] AMD 와 인텔 CPU 비교
    Klamath는 기본적으로 펜티엄프로의 기본 골격을 유지하고 있으며, 2개의 MMX 유니트가 FPU파이프라인과 레지스터 버퍼를 공유하고 있으며, 최고 2개의 정수연산, 실수연산 ... 반면 CPU는 한 개의 OP code가 들어오고 한 개의 데이터가 들어와 계산을 하고 이것을 계속 반복하기 때문에 같은 계산을 반복하는 경우 똑같은 OP code가 계속램의 성능이 ... 5-7clock 가지며 명령어당 평균 클럭 타이밍이 펜티엄프로보다 앞서고 있다.
    리포트 | 13페이지 | 1,000원 | 등록일 2003.05.02
AI 챗봇
2024년 09월 01일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
1:49 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대