• 통큰쿠폰이벤트-통합
  • 통합검색(3,568)
  • 리포트(3,408)
  • 자기소개서(107)
  • 시험자료(31)
  • 방송통신대(11)
  • 논문(7)
  • ppt테마(2)
  • 서식(1)
  • 이력서(1)

"4논리회로 실험" 검색결과 1,141-1,160 / 3,568건

  • 실험5 7-세그먼트 디코더-예비레포트
    연결하여 0, 1 ,2 ,3의 4가지 입력에 대해 제대로 동작하는지 확인하고 출력전압을 측정하여 실험 결과 보고서 1번에 기록하라.실험과정 3.1에서 구성한 회로의 출력을 BCD/ ... PAGEREF _Toc401081088 \h 4 Hyperlink \l "_Toc401081089" 3.3실험과정 3.1에서 구성한 회로의 출력을 BCD/7-세그먼트 디코더 드라이버 ... 드라이버 74LS47의 논리 심볼과 pin 구성도를 그려라.4진수/2진수 우선순위 인코더의 출력 A와 B에 대한 논리 함수를 나타내고, AND 및 OR 게이트로 구성된 4진수/2진수
    리포트 | 7페이지 | 1,000원 | 등록일 2017.03.07
  • 스위치 및 led 점멸 실험
    (1) 실험제목 : 스위치 및 LED점멸 회로 실험(2) 실험목적 : LED점멸 회로의 구현을 통해 디지털 논리회로의 구 성 원리를 체험하게 하고 앞으로 배울 마이크로 컨트롤러 및 ... 컴퓨터의 설정 등에 널리 사용되고 있는데, 기판에 직접 꽂아서 회로 내에서 사용되는 경우가 많다.)(4) 실험이론 :1. ... 교재의 회로도를 참고하여 회로를 브레드보드에 구성한다.3. 각 LED의 ON, OFF 상태를 입력된 2진수와 비교하여 측정한다.4.
    리포트 | 5페이지 | 1,000원 | 등록일 2017.07.15
  • 실험 2. CMOS 회로의 전기적 특성 예비보고서
    학 과: 전자공학과제출일: 2017년 10월 16일과목명: 논리 회로 실험교수명: 이해영 교수님학 번: 201320767 201520735성 명: 김경수 김지승실험 2. ... IC 74HC153실험방법: Dual 4-Input Multiplexer IC 74HC153을 이용하여 위와같이 회로를 구성하고 선택입력값에 따라 멀티플렉싱 기능이 이루어 지는지 확인하고 ... 실험1의 결과와 같은지 확인하라.실험예상결과:74HC153칩의 내부도선도가 위와 같은데 위의 그림처럼 74HC153을 연결하면 연결이나 회로구성이 실험1과 같으므로 결과는 실험 1과
    리포트 | 12페이지 | 1,000원 | 등록일 2017.12.07
  • A+ 디지털 시스템 실험 Simple Computer – Data Path <10주차 예비보고서>
    Circuit- Logic Circuit은 입력 A,B에 대해 {S1,S0}의 Selection Bit에 따라 AND, OR, XOR, NOT의 논리 연산을 수행하는 회로이다. ... Arithmetic Logic Unit (ALU)Arithmetic Logic Unit은 덧셈, 뺄셈 등의 산술 연산과 AND, OR 등의 논리 연산을 수행하는회로를 의미한다.- Adder ... 디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부디지털 시스템 설계 및 실험디지털 시스템 설계 및 실험 2016 전기전자공학부이름 :학번 :실험제목Simple Computer
    리포트 | 7페이지 | 1,000원 | 등록일 2017.07.05
  • 디지털실험 - 실험 8. CMOS – TTL interface 결과
    CMOS 게이트의 출력이 논리 1 일 때 전류I _{OH} `=`4`mA 를 끌어낼 수 있다. ... 다른 측정값들 보다 더 0V에 근접한 값이 나왔을 것이라 생각한다.)4) 실험 4.의 결과를 기입하라.회로도 구성V _{DD}=+5V,V _{B}=+5V일 때, 핀1 출력 값V _ ... 그렇지만 CMOS 게이트의 출력이 논리 0일 때 전류I _{OL,} ` _{max} `=`4`mA 를 sink 시킬 수 있다.
    리포트 | 11페이지 | 1,500원 | 등록일 2017.04.02
  • TTL gates Lab on Breadboard
    같이 구성하여 논리 회로에 High 또는 Low의 값을 전달하도록 구성됨.7486 XOR gate IC : 4개의 XOR gate로 구성된 IC7408 AND gate IC : 4개의 ... of this Lab: 이 실험은 기본적인 논리 회로 중에서 OR gate와 XOR gate의 논리 구성을 이론적으로 알아보고 그것을 실험상에서 회로를 구성하여 확인해 보는 기본적인 ... Reference (참고문헌)< 초록 (Abstract) >이 실험은 기본적인 논리 회로 중에서 OR gate와 XOR gate의 논리 구성을 이론적으로 알아보고 그것을 실험상에서
    리포트 | 26페이지 | 3,000원 | 등록일 2016.04.06 | 수정일 2017.03.08
  • 논리게이트 실험 결과보고서
    연결하고출력 전압을 측정 그림 3-4와 3-5의 진리표를 작성한다.4) 그림 3-6에 제시된 회로는 실제로 버퍼로 사용되어지는 회로로 IC내 증폭작용으로 버퍼 는 큰 구동 전류를 ... 이 회로와 등가인 게이트가무엇인지 알아본다.그림 3-85.실험보고서1)실험목적- NAND, NOR, NOT 게이트의 진리표를 결정한다.- 다른 기본 논리 게이트를 구성하는데 NAND ... 출력 전압을 측정하는데 DMM을 사용한다.2) NOR 게이트도 과정 1을 반복하여 측정한다.3) 그림 3-4와 3-5의 회로를 연결 입력을 HIGH 값 논리 1, LOW 값 논리 0을
    리포트 | 7페이지 | 1,000원 | 등록일 2016.06.30
  • 디코더를 이용한 조합논리 실험 결과보고서
    실험목적- 디코더를 이용한 다중 출력 조합 논리 회로를 구현한다.2.자료 및 관찰우리는 아래 논리에 따라 회로를 구성하여 실험을 하였다.그림 8-6 신호등 출력 논리표 8-1 진리표 ... 그림 8-6의 논리를 구현하고 표8-1 진리표와 같은 4가지 상태의 신호등이 제대로 작동하는지 알아보는 실험이었다. ... 구현하는 이번 실험에서 (active-low) 디코더를 이용하여 다중 출력 조합 논리 회로를 구현 할 수 있다는 것을 알 수 있었다.
    리포트 | 4페이지 | 1,000원 | 등록일 2016.06.30
  • 전자전기컴퓨터설계 실험3(전전설3) 12주차 예비
    width]Schematic [Response time](a) Mid-Band Gain [dB] : 약 4.16GHz(b) Response time : 약 4ns[3-1] 실험에 ... 이는 논리회로에서 buffer의 역할을 수행하면서 하드웨어적인 모습이라 할 수 있다.Ⅲ. ... 또한 디지털 논리 회로에서도 buffer로서 언급된다. Voltage follower의 역할은 말 그대로 입력된 전압을 그대로 출력 전압으로 전달해주는 역할을 한다.
    리포트 | 10페이지 | 2,000원 | 등록일 2017.02.09 | 수정일 2017.02.12
  • Lab#02 [HBE-ComboⅡ-SE] board [Xilinx Spartan3] FPGA chip [ISE] digital design tool
    (Full Adder 논리 실험)SchematicAssignFull Adder 논리회로 실험의 결과값을 표로 정리하면 다음과 같다.ABCINSCOUTLowLowLowLowLowLowLowHighHighLowLowHighLowHighLowLowHighHighLowHighHighLowLowHighLowHighLowHighLowHighHighHighLowLowHighHighHighHighHighHigh실험3 ... Referrence18IntroductionPurpose of this labXilinx ISE의 설계방법을 익히고, Scematic설계를 통해 논리회로를 구현한다.Essential ... 논리 곱으로 표현이 된다.
    리포트 | 18페이지 | 1,500원 | 등록일 2016.09.11
  • Combinational-Logic-Design-Ⅱ-Decoder, Encoder and Mux
    Reference (참고문헌)< 초록 (Abstract) >이번 실험의 경우 전반적으로 조합논리회로를 이해하고 이를 직접 설계해보고 다른 회로에도 응용하여 설계하는 목적에 맞게 MUX회로를 ... 이를 통해 조합논리회로가 어떠한 연결관계를 갖고 있는지 그 전에 배웠던 연산회로와 어떤 경우가 달라지는this Lab조합 논리 회로논리 곱(AND), 합(OR), 부정(NOT)의 세가지 ... 기본 회로를 조합하여 구성한 논리 회로출력이 입력에 의해 결정됨.논리 게이트로만 구성되며, 플립플롭 같은 기억소자는 포함되지 않음.Hypothesis of this Lab & Basis
    리포트 | 19페이지 | 3,000원 | 등록일 2016.04.06 | 수정일 2017.03.08
  • 실험1. 멀티플렉서와 디멀티플렉서
    실험1. 멀티플렉서와 디멀티플렉서1. ... 이네이블 신호가 정논리에 의해 움직이는 것이고 활성화될때가 0, 비활성화 상태가 1로 정해져 있다면 이네이블 신호가 부논리로 움직이는 것이다. ... 이제 A=1이면 반대로 위쪽의 AND게이트 출력은 0이 되고 아래쪽 AND게이트 출력에는 입력이 나타난다.다음으로 출력 4개이면 표 4와 그림4와 같이 1개의 입력데이터, 2개의 선택신호와
    리포트 | 8페이지 | 3,500원 | 등록일 2018.07.31
  • 멀티플렉서, 디멀티플렉서, enable 단자
    구성한 회로의 4 X 1 멀티플렉서 역할 수행 여부를 확인한다.- 실험 전 예비보고서 준비할 때 NAND 또는 NOR 게이트만으로 4 X 1 멀티플렉서 기능에 대한 이론적 논리회로를 ... 유도한 식을 간략화하여 논리회로를 구성하고 enable 단자 입력 값에 따라 4 X 1 멀티플렉서의 동작 여부가 결정되는 것을 확인한다.- 실험 전 예비보고서 준비할 때 enable ... 단자를 포함하는 4 X 1 멀티플렉서 기능에 대한 이론적 논리회로를 구성하고 PSpice를 실행하여 구성한 회로의 4 X 1 멀티플렉서 동작과 enable 단자 기능 여부를 확인한다
    리포트 | 7페이지 | 1,000원 | 등록일 2016.04.12
  • 디지털실험 - 실험 10. 4-Phase clock 발생기 결과
    그리고 디지털 실험에서 논리값을 다르게 주어야 할 때도 아주 유용하게 사용될 것이다.- 이번 실험회로만 제대로 연결하고 클럭값만 별 다른 문제없이 주어진다면 결과 값에는 크게 오차가 ... , 클럭(CLK)입력에 구형파를 인가하여 QA와 QB를 출력하는 4상 클럭(4-phase clock)회로를 구성하는 실험이었다. ... 고찰1) Q _{A}, Q _{B}, CLK, {bar{CLK}}의 표현으로 phi _{1}, phi _{2}, phi _{3}, phi _{4}의 논리방정식을 써라. - phi _
    리포트 | 1,500원 | 등록일 2017.04.02
  • 04-논리회로설계실험-예비보고서
    4 조학 번 : 2011311307이 름 : 김영관제 출 일 : 2015. 4. 1논리회로설계 실험 예비보고서 #4실험 1. ... 과 목 : 논리회로설계실험과 제 명 : #4 디코더 엔코더 설계 (예비)담당교수 : 국태용 교수님담당조교 : 김태경 이희준 조교님학 과 : 전자전기공학과학 년 : 3반 & 조 : A반 ... 따라서 각 분할 영역(a~g)은 입력 4개에 의해 출력을 결정 지어져야 한다.- 따라서 카노맵을 이용하여 논리회로를 설계해보면 다음과 같다.3.
    리포트 | 9페이지 | 2,000원 | 등록일 2016.05.13 | 수정일 2021.07.28
  • Combinational Logic Design Ⅱ Decoder, Encoder and Mux
    Reference (참고문헌)Introduction (실험에 대한 소개)Purpose of this Lab : 조합논리회로에 대해서 알아보고 디코더 및 MUX회로를 ISE 프로그램을 ... Supposed Data and Results of this Lab (예상 실험 결과)4. ... 이를 이용하여 다른 회로도 응용할 수 있도록 한다.Essential Backgrounds (Required theory) for this Lab조합 논리 회로논리 곱(AND), 논리
    리포트 | 16페이지 | 1,000원 | 등록일 2016.04.06
  • 2016년도 중앙대학교 전자전기공학부 3학년 2학기 아날로그및디지털회로설계실습 예비보고서 8장 논리함수와게이트
    아날로그 및 디지털 회로 설계 실습예비 보고서실습 8. 논리함수와 게이트조7조제출일2016-11-17학번, 이름8-1. ... binary 디코더의 기능에 대해 설명하고, 그 정의에 따라 진리표를 만들고, 4x2 회로도를 설계한다. ... 실습목적여러 종류의 게이트의 기능을 측정하여 실험적으로 이해한다.8-2.
    리포트 | 5페이지 | 1,000원 | 등록일 2016.12.23 | 수정일 2017.06.25
  • 디지털 2장 예비보고서 Boolean 대수와 논리식 간략화
    실험 기기 및 부품 설명(1) 직류전원 공급 장치직류전원공급장치는 실험회로에 직류전원을 공급하기 위한 장치이다.직류전원공급장치로는 변압기와 정류회로를 기본으로 하는 아날로그형 장치와 ... 기초전자회로설계및실험15주차 예비 보고서(Boolean 대수와 논리식 간략화)학번성명1. ... 실험내용P.144에 있는 그림 2.1은 Boolean대수 기본법칙의 ‘A+AB=A+B’ 식을 설명하는 회로도 이다.회로를 구성한 수 진리표를 작성하고 계산값이 측정값과 동일함을 보여라
    리포트 | 8페이지 | 1,000원 | 등록일 2016.10.07
  • 교과논리및논술3E) 영유아기 뇌발달과 관련된 논문 1개, 기사 2개 이상을 읽고, 주제와 관련된 논술문을 작성하시오
    너무 많이 쓰게 하지 않게하며, 실험 ? 실습 ? ... 교과논리및논술3E) 영유아기 뇌발달과 관련된 논문 1개, 기사 2개 이상을 읽고, 주제와 관련된 논술문을 작성하시오0k유아교육과 교과논리및논술3E‘영유아기 뇌발달’과 관련된 논문 1개 ... 연령별 발달을 살펴보면,1) 만0~3세 : 전두엽, 두정엽, 후두엽이 골고루 발달신경세포의 회로는 만3세까지 일생을 통해서 가장 활발하게 발달한다.
    방송통신대 | 7페이지 | 6,000원 | 등록일 2019.03.16
  • Lab#04 Combinational Logic Design 1
    실제 컴퓨터 회로에서는 일반적으로 조합 논리와 순차 논리가 함께 쓰인다. ... Precaution6) 실험회로를 꾸밀 때에는 장비의 전원을 OFF한다7) 회로를 완성한 후, 회로와 전원이 올바르게 완성되었는지 확인한다.8) 전원을 연결한 후, 스위치를 조작하여 ... , 조합 논리는 컴퓨터 회로에서 쓰일 때 불 대수로 입력 신호나 저장된 데이터를 받게 된다.
    리포트 | 24페이지 | 1,500원 | 등록일 2016.09.11
  • 아이템매니아 이벤트
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 20일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
2:41 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대